Delsian 0 22 марта, 2005 Опубликовано 22 марта, 2005 · Жалоба Xilinx ISE выдает подряд два предупреждения: WARNING:Timing:2798 - The output clock clk3x from DCM inst_clk_DCM_inst has a period (frequency) specification of 8000 ps (125.00 Mhz). This violates the minimum period (maximum frequency) of 33330 ps (30.00 Mhz). WARNING:Timing:2799 - The output clock clk3x from DCM inst_clk_DCM_inst has a period (frequency) specification of 8000 ps (125.00 Mhz). This violates the maximum period (minimum frequency) of 4761 ps (210.04 Mhz). Или у них максимум с минимумом перепутался? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vitus 0 23 марта, 2005 Опубликовано 23 марта, 2005 · Жалоба Xilinx ISE выдает подряд два предупреждения: WARNING:Timing:2798 - The output clock clk3x from DCM inst_clk_DCM_inst has a period (frequency) specification of 8000 ps (125.00 Mhz). This violates the minimum period (maximum frequency) of 33330 ps (30.00 Mhz). WARNING:Timing:2799 - The output clock clk3x from DCM inst_clk_DCM_inst has a period (frequency) specification of 8000 ps (125.00 Mhz). This violates the maximum period (minimum frequency) of 4761 ps (210.04 Mhz). Или у них максимум с минимумом перепутался? <{POST_SNAPBACK}> Я эти ворнинги игнорирую - попытки выяснить в чем дело ни к чему не привели Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться