Перейти к содержанию
    

Dmitry_B

Участник
  • Постов

    245
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Dmitry_B

  • Звание
    Местный
    Местный

Посетители профиля

2 526 просмотров профиля
  1. Хотелось бы до того, а не после того, как будет все изготовлено.
  2. Как определить джиттер сигналов, которые выдает ПЛИС Xilinx?
  3. Нет. Я имел ввиду сигнальную дорожку, находящуюся между двумя экранными слоями, один из которых - GND, к которому подключены и передатчик, и приемник, а второй - либо тот же GND, либо VCC (питание и передатчика, и приемника). Если же у Вас слой GND между сигналом и VCC, то наличие слоя VCC роли не играет, зато важно, что соседствует с сигнальным слоем с другой стороны. Если сигнал на Top или Bottom, то беспокоиться не о чем.
  4. Если слой VCC сплошной и возле микросхемы - передатчика и микросхемы - приемника есть конденсаторы VCC-GND, то разницы с GND-GND нет. Если слой VCC разделен на области, то сигналы должны идти над/под областью питания, являющейся общей для передатчика и приемника - разницы со структурой GND-GND опять не будет. При невыполнении этих условий разница будет, и она зависит от большого количества факторов, которые трудно учесть.
  5. Пара вопросов по использованию Allegro PCB Router: - возможно ли, и как именно, задать трассировщику выравнивание длин дифпар? - как задать тип переходных отверстий слой-слой? По последнему пункту: директива Select назначает тип ПО для всех переходов сразу; попытка задать несколько типов ПО приводит к странным результатам в таблице межслойных ПО, наблюдаемым в окне сообщений трассировщика.
  6. И тут оказывается, что на слоях типа plane, расположенных ниже int1, нарисован бублик вокруг центра несуществующего в этом слое отверстия, хотя стравливать там медь вовсе не нужно. Мне больше понравилось задать в непросверленных plane овал/эллипс нулевого диаметра. Что при этом передается в Specctra, правда, не проверял.
  7. Спасибо за участие. Просто был ошибочно введен plane с тем же именем цепи, которое имеет слой.
  8. Пробовали? Получилось? И - получалось ли при размещении Large - компонента на TOP, а Capacitor - на BOTTOM? У меня - не работает: делает переходные отверстия для планарных выводов обоих компонентов на соответствующий слой plane, вместо ожидаемого соединения между собой посредством одного ПО на plane. Правда, это при размещении одного компонента на TOP, а другого - на BOTTOM.
  9. Действительно, plain - сплошная медь. Графика на этом слое - области травления. Странно то, что DRC не признает соединения с этим слоем переходных отверстий, хотя графический редактор отображает соединение со слоем крестом соответствующего цвета. DRC сообщает, что со слоем не соединено ни одного переходного отверстия.
  10. В описании PCAD говорится, что полигоны предназначены для несигнальных слоев. Слой типа plain хорош тем, что его понимает автотрассировщик SPECTRA, в отличие от полигонов и copper pour'ов.
  11. Команда - place plain. Нужна ли такая заливка? Можно и полигон нарисовать, его можно залить, только он не позволяет выбрать имя цепи, к которой его надо подключить - в отличие от place plain. Аналогичный объект - cooper poor - заливается, и это нужно.
  12. Добрый день. Решил попробовать использовать модель трансформатора Т1-1Т на основе S- параметров. Модель взял у производителя. HL при считывании файла модели выдает предупреждения, что трансформатор не пассивен и non-casual - не-причинный, видимо. Кто-нибудь пробовал использовать такие модели? В чем тут дело?
×
×
  • Создать...