Перейти к содержанию

DDR2 SDRAM to MAXII

Чисто теоретически решил в Quartus 9.1 сделать проект под MAXII EPM240.

Частота минимальная для DDR2 - 125MHz, для cpld вполне приемлема.

Набросал схемку. Назначил все IO на реальные пины.

В симуляторе получил результат для EPM240T100C3.

Вроде даже нормальные RAS,CAS,WE,BA,A и тд.

Но при записи на шине данных наблюдаю короткие иголки.

Почему это происходит - понятно.

Если выбрать чип не С3 а С4/5, то эти иголки смещаются,увеличиваются (на шине бред получается).

Вопрос :

если собрать реально изделие (проводники 15-20 мм без пер.отв.) с чипом C3, будет ли правильно работать запись в DDR?

 

Ведь полученная временная диаграмма для самого худшего случая.

А в действительности должно быть много лучше.

Или я ошибаюсь?

 

 

post-40106-1527313090_thumb.jpg

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Для публикации сообщений создайте учётную запись или авторизуйтесь

Вы должны быть пользователем, чтобы оставить комментарий

Создать учетную запись

Зарегистрируйте новую учётную запись в нашем сообществе. Это очень просто!

Регистрация нового пользователя

Войти

Уже есть аккаунт? Войти в систему.

Войти
Авторизация