Поиск
Показаны результаты для тегов 'de1-soc'.
-
Настройка LVDS на Cyclone V
Петр Юркевич опубликовал тема в Программирование
Здравствуйте! Стоит задача генерировать внутри ПЛИС Altera Cyclone V (кит Terasic DE1-SoC) при помощи PLL некоторую частоту, передавать её на выход LVDS и принимать на другой вход этой же ПЛИС (необходимо для отладки частотомера). По поводу LVDS долго пытался вчитываться в Cyclone V Handbook, но понял только то, что надо использовать функции Квартуса для приёма и передачи сигнала LVDS. Насколько я понял, при назначении в Pin Planner стандарта LVDS Квартус сам назначает пару выбранному пину. Информацию по поводу пар дифференциальных пинов нигде не смог найти. Я выбрал GPIO[12] и GPIO[14] (парные 15 и 13). Дальше создал входной и выходной буферы (ALTIOBUF), которые должны преобразовывать сигнал из моно в дифференциальный и обратно. LVDS_BUF_IN lvds_in ( .datain(GPIO[15]), .datain_b(GPIO[12]), .dataout(clk_in) ); LVDS_BUF_OUT lvds_out ( .datain(clk_0_2), .dataout_b(GPIO[13]), .dataout(GPIO[14]) ); По поводу выходной пары у Квартуса вопросов не возникло, а на входные пины вылезла ошибка: Error (169008): Can't turn on open-drain option for differential I/O pin GPIO[12]. И аналогичная на 15-й пин. Если не создавать буфер, на выходную пару вылезает такая же ошибка, я читал, что Квартус не пропускает неправильно настроенные пины LVDS. Я знаю, что в LVDS должен быть на входе резистор между линиями. Может быть, ошибка из-за его отсутствия в программе? И его как-то настроить надо в самой ПЛИС? -
DE1-SoC Проблема с DMA для VGA
Петр Юркевич опубликовал тема в В помощь начинающему
Здравствуйте! Работаю с китом DE1-SoC Terasic с Altera Cyclone V. Хотел сделать при помощи Nios вывод данных на экран через интерфейс VGA, используя при этом IP из раздела University Program/Video. В частности, через контроллер DMA Для видео. Но не могу разобраться с адресом, из которого он читает. При создании системы в Qsys всем устройствам на Avalon присваиваются адреса, но, если я правильно понимаю, это не те адреса, т.к. кадр должен храниться в On-chip-memory. Систему см. на рисунке, я её упростил, убрав Uart jtag, sysID и PLL для VGA-контроллера (ему требуется 25 МГц). Я пытался записывать в Buffer starting address адрес переменной, созданной в программе для Nios, но получалась всё равно ерунда (на экране отображались какие-то случайные пиксели). Также возникла проблема, что на чипе недостаточно памяти для хранения данных в разрешении 640х480 и 30 бит RGB (требования VGA-контроллера), но её я решил снижением исходного разрешения и установкой Scaler между DMA-контроллером и Dual-clock-буфером. Поясните, пожалуйста, по поводу адресов в этой системе (в частности, какой нужен DMA-контроллеру) и, может быть, есть вариант, чтобы DMA читал не из on-chip-memory, а из, например, подключенной SDRAM?-
- de1-soc
- dma-контроллер
-
(и ещё 1 )
C тегом: