balakhonoff 0 1 июля, 2011 Опубликовано 1 июля, 2011 (изменено) · Жалоба мне встречалось множество статей о ко-симуляции, и в особенности об удобстве написания тест бенчей для ХДЛ модулей на языке матлаб. но собственно каким образом можно писать на матлабе схожие конструкции с ХДЛ языками я не особо понимаю, может кто подкинет ссылок или книг по этому поводу? или скинет свои примеры тестбенчей на матлабе? Изменено 1 июля, 2011 пользователем Гусь Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
litv 0 1 июля, 2011 Опубликовано 1 июля, 2011 · Жалоба мне встречалось множество статей о ко-симуляции, и в особенности об удобстве написания тест бенчей для ХДЛ модулей на языке матлаб. но собственно каким образом можно писать на матлабе схожие конструкции с ХДЛ языками я не особо понимаю, может кто подкинет ссылок или книг по этому поводу? или скинет свои примеры тестбенчей на матлабе? А что статьи то читать, работать надо начинать. Например Xilinx System Generator для simulink генерит входной файл воздействий для Моdelsim , входные воздействия + проверка результатов. Вся информация на сайте Xilinx. Все у меня работало. Чтобы понять как можно писать на матлабе схожие конструкции - надо тоже начать писать на матлабе. Написать хотя бы пробовал ..... На самом mathworks тоже все есть . http://www.mathworks.co.uk/products/slhdlc...scription3.html Опять же начинайте делать - и Вам откроется. Сами за 20 минут сделаете себе тестбенчи. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
balakhonoff 0 12 июля, 2011 Опубликовано 12 июля, 2011 · Жалоба спасибо, начал) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chuh 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба Есть средство основанное на симуляторе verilator: vmodel Оно целиком и полностью направлено на написание тестбенчей на Matlab Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
balakhonoff 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба vmodel вроде бы переводит верилоговый модуль в сишный матлаб-симулинк модуль. а я говорю о написании на матлабе тестбенчей (в этом вроде как все преимущество) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chuh 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба vmodel вроде бы переводит верилоговый модуль в сишный матлаб-симулинк модуль. а я говорю о написании на матлабе тестбенчей (в этом вроде как все преимущество) После того, как вы получили ваш матлаб/симулинк модуль вы можете писать тестбенчи на матлаб и проводить моделирование непосредственно в матлаб Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
balakhonoff 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба это я могу делать и с косимуляцией, но вопрос был в другом) как писать тестбенчи на матлабе) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
almost 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба Если найдете решение не привязанное на прямую к определенному производителю то отпишитесь. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chuh 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба это я могу делать и с косимуляцией, но вопрос был в другом) как писать тестбенчи на матлабе) А что вы понимаете под тестбенчем? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
balakhonoff 0 13 июля, 2011 Опубликовано 13 июля, 2011 · Жалоба например я захочу подавать на вход устройства пакеты определенной структуры с определенными интервалами, использовать гауссов шум и тд. ну а потом пользоваться матлабовскими средствами для анализа результатов Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться