Перейти к содержанию
    

лучшая таблетка от головной боли - острый топор :a14:

 

 

приговор окончательный и обжалованию не подлежит

данный проект в архив для тренингов :biggrin:

 

 

с выше сказанным - проще все заново сделать

 

Согласен). История проекта очень интересная. Действительно вначале он делался в PCAD потом в DC потом в 2005 и уже ко мне пришел в EE 7.9. Промучившись 3 дня только над файлами библиотек, чтоб хоть как то проект упаковывался, застрял как раз на Back Annotation. До сих пор сдвигов нет. Т.к. история проекта очень призрачная пробовал восстановить, но если уж гуру говорят что лучше и сделать заново, то так и есть.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Удали icdb-директорию и упакуй проект. А ещё лучше, возвращайся на пикад и не мучайся :)

Достаточно найти и удалить файл sAddress.adr

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Согласен). История проекта очень интересная. Действительно вначале он делался в PCAD потом в DC потом в 2005 и уже ко мне пришел в EE 7.9. Промучившись 3 дня только над файлами библиотек, чтоб хоть как то проект упаковывался, застрял как раз на Back Annotation. До сих пор сдвигов нет. Т.к. история проекта очень призрачная пробовал восстановить, но если уж гуру говорят что лучше и сделать заново, то так и есть.

 

Самое простое и быстрое:

- создать новый проект

- скопировать в него схему

- создать pcb

- экспортировать из старого топологию (File>Export>Design_Data) и затем импортировать в эту новую pcb - если refdes не поменялись то топология полностью восстановится как в исходном.

 

Но проблема в том что схема в текущем состоянии сильно отличается от топологии - разные имена цепей, ячеек ...

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

а FA & BA не проходят :biggrin:

 

В этом и заключается главная проблема

 

 

Самое простое и быстрое:

- создать новый проект

- скопировать в него схему

- создать pcb

- экспортировать из старого топологию (File>Export>Design_Data) и затем импортировать в эту новую pcb - если refdes не поменялись то топология полностью восстановится как в исходном.

 

Но проблема в том что схема в текущем состоянии сильно отличается от топологии - разные имена цепей, ячеек ...

 

А Keyin для ASCII разве не нужен будет?

Можно немного поработать мартышкой и просмотреть все цепи, нужные переименовать.

Если уж не получится придется копировать схему и делать заново разводку. Скорей всего даже времени много не займет. Плата не особо сложная

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

История проекта очень интересная. Действительно вначале он делался в PCAD потом в DC потом в 2005 и уже ко мне пришел в EE 7.9.

:bb-offtopic:

 

кульман - Pcad4.5 - Pcad2002 - DC - EE2005- EE7.1

предлагаю закончить в ЕЕ7.9.1 :)

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

:bb-offtopic:

 

кульман - Pcad4.5 - Pcad2002 - DC - EE2005- EE7.1

предлагаю закончить в ЕЕ7.9.1 :)

 

Забыл PCAD 2004)

Ошибся у меня EE7.9.1, на этом планирую и закончить:)

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

А Keyin для ASCII разве не нужен будет?

Можно немного поработать мартышкой и просмотреть все цепи, нужные переименовать.

Если уж не получится придется копировать схему и делать заново разводку. Скорей всего даже времени много не займет. Плата не особо сложная

 

Причем здесь keyin?

Есть новый проект, из схемы получился нетлист и остальные данные платы. Теперь импортируем Layout из другого (старого) проекта. Если все данные в новом проекте платы совпадают с данными в импортируемом Layout, то все нормально - видим загруженную топологию (нужное нам размещение и трассировку), если же например в схеме (и соответственно нетлисте) есть цепь X(1) а в импортируемом Layout она Х1, то имеем проблему, тоже самое если в новом имя ячейки SOD8 а в Layout имя S8 и т.д. В логе импорта есть перечисление всех несовпадений, которые надо устранить.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Причем здесь keyin?

Есть новый проект, из схемы получился нетлист и остальные данные платы. Теперь импортируем Layout из другого (старого) проекта. Если все данные в новом проекте платы совпадают с данными в импортируемом Layout, то все нормально - видим загруженную топологию (нужное нам размещение и трассировку), если же например в схеме (и соответственно нетлисте) есть цепь X(1) а в импортируемом Layout она Х1, то имеем проблему, тоже самое если в новом имя ячейки SOD8 а в Layout имя S8 и т.д. В логе импорта есть перечисление всех несовпадений, которые надо устранить.

 

Я понял. Огромное всем спасибо за советы. Будем дорабатывать проект в этом направлении :a14:

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Я понял. Огромное всем спасибо за советы. Будем дорабатывать проект в этом направлении :a14:

 

Я сегодня добрый держите - схема+ЦБ

Пришлось пойти от истоков - так показалось проще.

- создал проект DC в который скопировал *.sbk

- создал ЦБ и импортировал в нее символы из схемы и компонеты из платы

- привел в порядок ЦБ и схему - убил бы того криворуково кто их делал ибо он назвал символы кондеров буквой с и с_ по русски, использовал один символ светодиода в разных компонентах и при это умудрился это сделать с разными именами пинов, т.е. пришлось перименовать кондеры, заменить их в PDB и схеме и исправить PDB светодиода и на схеме изменить у него номера пинов.

- после того как упаковка прошла нормально, скопировал папку PCB в этот проект и при загрузке в Exp указал новый файл *prj

- произвел аннотации и сохранение

- транслировал проект+ЦБ в маршрут DxD

 

Все заняло примерно час.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Я сегодня добрый...

да уж, не даром сегодня на календаре 1 июня - День защиты неразумных детей :rolleyes:

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Я сегодня добрый держите - схема+ЦБ

Пришлось пойти от истоков - так показалось проще.

- создал проект DC в который скопировал *.sbk

- создал ЦБ и импортировал в нее символы из схемы и компонеты из платы

- привел в порядок ЦБ и схему - убил бы того криворуково кто их делал ибо он назвал символы кондеров буквой с и с_ по русски, использовал один символ светодиода в разных компонентах и при это умудрился это сделать с разными именами пинов, т.е. пришлось перименовать кондеры, заменить их в PDB и схеме и исправить PDB светодиода и на схеме изменить у него номера пинов.

- после того как упаковка прошла нормально, скопировал папку PCB в этот проект и при загрузке в Exp указал новый файл *prj

- произвел аннотации и сохранение

- транслировал проект+ЦБ в маршрут DxD

 

Все заняло примерно час.

 

Извините за задержку с благодарностью.

 

Александр, весь проект прекрасно упаковался и заработал как часы без каких либо проблем. Плата уже на производстве))) :a14: :a14: :a14:

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...