Перейти к содержанию
    

Возможно ли реализовать на ПЛИС?

Здравствуйте!

Задача: Сейчас есть сигнальный процессор, к которому по стандартному параллельному интерфейсу (шина адреса, шина данных, OE, WE, CE) периодически подключается флэш-память для загрузки в него некоторого массива данных, т.е. практически всегда идет чтение из флэш-памяти, редко запись. При этом, естественно, DSP является мастером, он выставляет адрес, OE, WE, CE у него являются выходами, а флэш-память - пассивное устройство, оно только выставляет данные на шину данных и управляющие сигналы для нее (OE, WE, CE) являются ВХОДАМИ.

Так вот, сейчас требуется вместо флэш-памяти к сигнальнику (по параллельному интерфейсу) подключить ПЛИС (в ПЛИС должно быть 2 интерфейса: параллельный и последовательный (типа SPI, I2C) и внутренним ОЗУ, чтобы некоторое внешнее устройство по последовательному интерфейсу скидывало блоки данных в ОЗУ ПЛИС, дергало сигнальник и он уже по параллельному интерфейсу читал блок данных из ОЗУ ПЛИС так, как если бы для него это была внешняя флэш-память.

Короче требуется без изменения ПО и схемотехники платы, где стоит DSP заменить флэш-память на ПЛИС.

Вопрос: можно ли реализовать такое (сэмулировать пассивную флеху) на недорогой ПЛИС??

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Можно. Однако:

1. Разумеется, вам придется модифицировать схемотехнику платы: ПЛИС на место флэшки впаять не получится.

2. Разумеется, вам придется модифицировать ПО, чтобы оно читало флэшку строго послед получения прерывания от ПЛИС.

3. Если вы удалите флэшку, где ваш DSP будет хранить код?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Какого размера была FLASH память? Если большого, то пожелания 'внутренним ОЗУ' и 'недорогой ПЛИС' могут оказаться несовместимыми :(

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Можно. Однако:

1. Разумеется, вам придется модифицировать схемотехнику платы: ПЛИС на место флэшки впаять не получится.

2. Разумеется, вам придется модифицировать ПО, чтобы оно читало флэшку строго послед получения прерывания от ПЛИС.

3. Если вы удалите флэшку, где ваш DSP будет хранить код?

 

1. Флешка подключалась извне, т.е. параллельный интерфейс через буферы выведен наружу и эту плис, соответственно, устанавливать на внешней плате надо.

2. уже есть конец, по которому плата с сигнальником понимает, что надо прочитать флешку - конец управлялся человеком, ну сейчас это будет делать внешнее устройство, после того, как закинет данные в ОЗУ ПЛИС.

3. Это флешка для данных только, код хранится в другой флешке.

 

Какого размера была FLASH память? Если большого, то пожелания 'внутренним ОЗУ' и 'недорогой ПЛИС' могут оказаться несовместимыми :(

 

Максимальный размер блока данных 10Кбайт, который придется запихивать в ОЗУ ПЛИС.

 

Есть ПЛИС с ОЗУ такого объема недорогие?

 

 

И еще вопрос: данные во флэш-памяти лежали с нулевого адреса. При установке ПЛИС можно ли сделать так, чтобы DSP также читал с нулевого адреса и попадал при этом во внутреннее ОЗУ ПЛИС, где лежат данные, ..короче, без изменения программы в DSP.?

Вобщем ни железо, ни софт в плате с DSP трогать нельзя!

 

...и вот еще идея, наверно можно в данной задаче обойтись без ПЛИС, поставив двухпортовую (с последовательным и парралельным интерфейсом) ОЗУ, если конечно будет достаточно унравляющих сигналов OE, WE, CE, идущих от платы с сигнальником..))

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Максимальный размер блока данных 10Кбайт, который придется запихивать в ОЗУ ПЛИС.

 

Есть ПЛИС с ОЗУ такого объема недорогие?

Любой из Cyclone II, Cyclone III, Cyclone IV.

Изменено пользователем blackfin

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

...и вот еще идея, наверно можно в данной задаче обойтись без ПЛИС, поставив двухпортовую (с последовательным и парралельным интерфейсом) ОЗУ, если конечно будет достаточно унравляющих сигналов OE, WE, CE, идущих от платы с сигнальником..))

Я что-то не слышал об ОЗУ, у которых вместо одного порта SPI.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

не упомянуто, что FPGA нужно загружать, то есть либо ставить дополнительную память для загрузки (FPGA мастер)

либо загружать из процессора - например по тому же параллельному интерфейсу (FPGA слейв)

 

с внутренней флашкой есть (если хочется плату с ПЛИС проще)

http://www.latticesemi.com/products/fpga/xp2/index.cfm

http://www.latticesemi.com/products/cpldsp...achxo/index.cfm (тут мало памяти)

 

или вот

http://www.xilinx.com/products/spartan3a/3an.htm

 

---------------

 

если есть тактовые сигналы :) или не уверенны в способности оттрассировать плату я бы не советовал Альтеру - уж больно они капризные/требовательные - чуть что отваливается pll-ка (наблюдал даже на террасиковских фирменных платах)

 

если важна стоимость Spartan-3E (по любому дешевле аналогичного циклона будет)

http://www.xilinx.com/support/#catlink-cmenu2-15

 

размеры/минимум компонент Lattice XP2

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

мужики, я почти ничего не понимаю в Плис, поэтому помогите кто чем можеТ))

у меня задачка ( аналоговый сигнал подается на квадратурный модулятор,

далее квадратуры поступают каждая на свой АЦП , АЦП работает с частотой 1Гц, и на выходе у каждого по 4ре канала,

то есть он выдает 10разрядный код на 250 МГц последовательно,

250+250+250+250,

мне надо подобрать такую плис чтобы (под плис у меня будет представлен комплексный умножитель сумматор ,

на каждый кус приходится 2 умножителя и один сумматор,

) она смола обработать данный код на 250 МгЦ,

какой Плис будет быстрее работать??? как правильно подвести все,

а также в кусе , происходит умножение на коэфициент который воодится непосредственно в самом кусе,

то есть происходит сдвиг фазы,

вот ...

если есть кто понимает что надо сделать дайте знать)))

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

мужики, я почти ничего не понимаю в Плис, поэтому помогите кто чем можеТ))

у меня задачка....

не слабо для человека который не понимает ничего в плис, вы уверены что "по сеньке шапка" ?. По сабжу сделать систему на 250МГц, можно на любой современной плис с триггерной частотой под 350МГц. сыклоны 3/4, стратиксы [1:5], виртексы 4/5, спартаны 3е/6, некоторые латексы и т.д.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Здравствуйте!

Задача: Сейчас есть сигнальный процессор, к которому по стандартному параллельному интерфейсу (шина адреса, шина данных, OE, WE, CE) периодически подключается флэш-память для загрузки в него некоторого массива данных, т.е. практически всегда идет чтение из флэш-памяти, редко запись. При этом, естественно, DSP является мастером, он выставляет адрес, OE, WE, CE у него являются выходами, а флэш-память - пассивное устройство, оно только выставляет данные на шину данных и управляющие сигналы для нее (OE, WE, CE) являются ВХОДАМИ.

Так вот, сейчас требуется вместо флэш-памяти к сигнальнику (по параллельному интерфейсу) подключить ПЛИС (в ПЛИС должно быть 2 интерфейса: параллельный и последовательный (типа SPI, I2C) и внутренним ОЗУ, чтобы некоторое внешнее устройство по последовательному интерфейсу скидывало блоки данных в ОЗУ ПЛИС, дергало сигнальник и он уже по параллельному интерфейсу читал блок данных из ОЗУ ПЛИС так, как если бы для него это была внешняя флэш-память.

Короче требуется без изменения ПО и схемотехники платы, где стоит DSP заменить флэш-память на ПЛИС.

Вопрос: можно ли реализовать такое (сэмулировать пассивную флеху) на недорогой ПЛИС??

 

Можно реализовать на Flash ПЛИС Актел семейства ProASIC3. Микросхемы не дорогие, сделаны по Flash техологии, т.е. сама матрица является Flash ПЗУ, поэтому не требует загрузки при включении питания и внутри есть блоки двухпортового ОЗУ. Симитировать чтение-запись из Flash ПЗУ не проблема. За полдня можно сварганить.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

...ну это понятно , а структурную схему хотябы соединения АЦП (1:4) с Плис , которая бы подошла???? ..

возможно?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

...ну это понятно , а структурную схему хотябы соединения АЦП (1:4) с Плис , которая бы подошла???? ..

возможно?

да, но если вы хотите что бы за вас ее сделали, то вам в раздел "Предлагаю работу"

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

...ну это понятно , а структурную схему хотябы соединения АЦП (1:4) с Плис , которая бы подошла???? ..

возможно?

 

Какое требуется быстродействие и разрядность АЦП?

Посмотри ПЛИС Актел SmartFusion. Внутри микросхемы процесор Cortex-M1 с периферийными контроллерами,непосредственно матрица и аналоговый блок с АЦП, ЦАП и входными аналоговыми масштабирующими операционными усилителями. Может подойдет.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

10 разрядный АЦП, ПЛИс же примерно работает на частоте 400 мгц??? а умножение -сумиирование только на 250???

вот и надо разобраться сколько нужно Плис чтобы обработать последовательный код с ацп по 250 мгц ,

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...