luka899 0 22 января, 2010 Опубликовано 22 января, 2010 (изменено) · Жалоба вообщем такая проблема: задаю частоту для PLB 75MHz и EDK радостно мне выдает (для uart_lite): ERROR:MDT - Given value for Parameter xps_uartlite_0:C_SPLB_CLK_FREQ_HZ - C:\Xilinx\9.2_EDK\hw\XilinxProcessorIPLib\pcores\xps_uartlite_v1_00_a\data\xp s_uartlite_v2_1_0.mpd line 38 is = 100000000, whereas the auto-computed value based on the specified frequency for top-level clock port is = 75000000. можно ли добраться к C_SPLB_CLK_FREQ_HZ по аналогии с ISE или это ошибка коры/EDK? кстати правда что микроблейзер не любит кэш менее 4кб? Вот что EDK выдал на 2кб кэш, собственно память у меня как раз халф-ворд 16бит :) и данные также в 16 бит получаю WARNING *********************************************************************** WARNING ** MicroBlaze - microblaze_0 WARNING *********************************************************************** WARNING ** Byte and halfword write instructions cannot be used with "spartan3e" WARNING ** when data cache size is set to less than 4kB. WARNING *********************************************************************** PS пришлось воссоздать clock_generator,- EDK падал со страшной ошибкой при просмотре Low-level View - сейчас EDK 9.2.02, а проект из 9.2.01. Итог EDK не падает, зато "связь с действительностью" утеряна.. Буду сравнивать с бекапом однако. Изменено 22 января, 2010 пользователем b32b Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
tims 0 10 февраля, 2010 Опубликовано 10 февраля, 2010 · Жалоба Надо поправить на 75000000 в файле .mpd , просто ЕДК сам не правит. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться