sanya221 3 17 января, 2010 Опубликовано 17 января, 2010 (изменено) · Жалоба Нужен 16-разрядный паралельный ЦАП с высокой температурной стабильностью. В идеале- со встроенным ИОН. С SPI, I2C полно, а параллельного что-то пока не нашел... Изменено 17 января, 2010 пользователем sanya221 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ledum 0 17 января, 2010 Опубликовано 17 января, 2010 (изменено) · Жалоба Нужен 16-разрядный паралельный ЦАП с высокой температурной стабильностью. В идеале- со встроенным ИОН. С SPI, I2C полно, а с параллельного что-то пока не нашел... Недостаточно данных - скорость, точность, стабильность в цифрах, выход токовый или напряжение. AD7846, AD5547, AD9779A :), DAC5681Z :), DAC712, DAC7742, LTC1599, LTC1821, LTC2751 Изменено 17 января, 2010 пользователем ledum Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
sanya221 3 17 января, 2010 Опубликовано 17 января, 2010 · Жалоба ledum, Спасибо! Завтра на работе буду смотреть Data Sheet-ы. Выход- напряжение, температурный дрейф- не более 5 ppm. Время преобразования не слишком кретично, более важно быстродействие входного регистра, чтобы минимизировать время, требуемое на запись данных в ЦАП. Смысл в чем: Должен быть 40-канальный ЦАП, за 5-10 мкс нужно успеть записать данные во все каналы. В идеале бы конечно еще и LVDS. И еще вопрос к знатокам: Насколько правильно будет иметь один общий ИОН на несколько микросхем ЦАП? Могут ли быть какие-то взаимные влияния? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ledum 0 17 января, 2010 Опубликовано 17 января, 2010 (изменено) · Жалоба Смысл в чем: Должен быть 40-канальный ЦАП, за 5-10 мкс нужно успеть записать данные во все каналы. В идеале бы конечно еще и LVDS. И еще вопрос к знатокам: Насколько правильно будет иметь один общий ИОН на несколько микросхем ЦАП? Могут ли быть какие-то взаимные влияния? Ого. Хотя при цикле записи, например, AD7846 порядка 130нс можно попытаться успеть. Может урезать осетра и глянуть на http://www.analog.com/en/digital-to-analog...ts/product.html .Хотя кто Вам мешает сделать 40 шин данных и одновременно с общей одной шиной клоков и одной общей лэтч инэйбл засунуть по 16 бит в 40 SPI АЦП за 16+ тактов? А так все равно надо 6 шин адреса, 16 шин данных, те же клоки и лэтч инэйбл за 40+ тактов. Изменено 17 января, 2010 пользователем ledum Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Lmx2315 5 6 июля, 2012 Опубликовано 6 июля, 2012 · Жалоба Подниму темку - такой вопрос уважаемые: Посоветуйте ЦАП , надо 1 ГГц или выше ЦАП, 16 бит - со встроенными интерполяторами , на нём будем получать сигнал частотой до 80 МГц . Былоб здорово советовать по такой системе - " сами использовали и нам понравилось" . Хотим делать прямой синтез/ модуляцию 80 Мгц с дальнейшим аналоговым переносом на 400 МГц , надеемся получить терпимые спуры за счёт дизеринга. Спасибо. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
LV26 0 6 июля, 2012 Опубликовано 6 июля, 2012 · Жалоба Подниму темку - такой вопрос уважаемые: Посоветуйте ЦАП , надо 1 ГГц или выше ЦАП, 16 бит - со встроенными интерполяторами , на нём будем получать сигнал частотой до 80 МГц . Былоб здорово советовать по такой системе - " сами использовали и нам понравилось" . Хотим делать прямой синтез/ модуляцию 80 Мгц с дальнейшим аналоговым переносом на 400 МГц , надеемся получить терпимые спуры за счёт дизеринга. Спасибо. Неплохо выглядят DAC34H84, DAC34SH84. Они с интерполяторами до x16 + 2-мя миксерами. DAC34SH84 Quad-Channel, 16-Bit, 1.5 GSPS Digital-to-Analog Converter (DAC) FEATURES • Low Power: 1.7 W at 1.5 GSPS, full operating condition • Multi-DAC Synchronization • Selectable 2×, 4×, 8×, 16× Interpolation Filter – Stop-Band Attenuation > 90 dBc • Flexible On-Chip Complex Mixing – Two Independent Fine Mixers With 32-bit NCOs – Power-Saving Coarse Mixers: ±n × f S /8 • High-Performance, Low-Jitter Clock-Multiplying PLL • Digital I and Q Correction – Gain, Phase and Offset • Digital Inverse Sinc Filters • 32-Bit DDR Flexible LVDS Input Data Bus – 8-Sample Input FIFO – Supports Data Rates up to 750 MSPS – Data Pattern Checker – Parity Check • Temperature Sensor • Differential Scalable Output: 10 mA to 30 mA • 196-Ball, 12-mm × 12-mm BGA Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться