Vitaliy_ARM 0 11 сентября, 2009 Опубликовано 11 сентября, 2009 · Жалоба Делаю стенд для исследования свойств цифровых фильтров в целях обучения. Устройство имеет 16бит ацп и 16бит цап. На ацп подается тестовый сигнал, к выходу цапа подключается осциллограф или спектроанализатор. Схема работы устройства приведена в приложении. CY-предполагается использовать в Slave FIFO. АЦП и ЦАП сидят на I2s. Вопросы: - Возможно ли на процессоре с 56-ногами? :) - Если кто делал, какая, примерно, пропускная способность ожидается в обе стороны у такого девайса? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
baken 0 11 сентября, 2009 Опубликовано 11 сентября, 2009 · Жалоба Вопросы: - Возможно ли на процессоре с 56-ногами? :) - Если кто делал, какая, примерно, пропускная способность ожидается в обе стороны у такого девайса? 1. Если про Cypress да возможна 2. 26Mb/sec лишь бы LPC успевал, Cypress вытаскивает из USB практически всю скорость. С его стороны торомозов точно не будет. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vitaliy_ARM 0 14 сентября, 2009 Опубликовано 14 сентября, 2009 · Жалоба 1. Если про Cypress да возможна 2. 26Mb/sec лишь бы LPC успевал, Cypress вытаскивает из USB практически всю скорость. С его стороны торомозов точно не будет. 26 наверное маловато, тут на форуме читал, что Cypress в этом режиме способен выдать 12Мбайт в одну сторону. А на филипсе скорость по 8-битной шине кто-нибудь тестировал? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться