Chudik 0 2 марта, 2007 Опубликовано 2 марта, 2007 · Жалоба Надо написать 4 битный интерфейс к SD карточке. Посему хотелось бы Верилоговскую модель карточки, чтобы можно было отладить behaviour model. Может знает кто, где можно её найти? Ещё бы лучше готовый интерфейс ;), но это может быть бОльшей проблемой, насколько я понимаю. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
li_hao01 0 2 марта, 2007 Опубликовано 2 марта, 2007 · Жалоба On SD Host IP, maybe you can get some information from Synopsys or ASICw's web. On SD Device model, you can use the VIP from Synopsys or Denali. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chudik 0 2 марта, 2007 Опубликовано 2 марта, 2007 · Жалоба On SD Device model, you can use the VIP from Synopsys or Denali. У них можно эту модельку скачать? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Dj_Atmex 0 2 марта, 2007 Опубликовано 2 марта, 2007 · Жалоба А разве у например sandisk-а нет на сайте функциональных моделей? Это же обычная последовательная память с интерфейсом SPI. То что вам советуют выше это тут http://www.denalisoft.co.jp/products/mmav.html А вообще - посмотрите в эту сторону: http://www.opencores.org/projects.cgi/web/spi_boot/overview http://www.opencores.org/projects.cgi/web/...config/overview если хотите что-то готовое =) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chudik 0 3 марта, 2007 Опубликовано 3 марта, 2007 · Жалоба А разве у например sandisk-а нет на сайте функциональных моделей? Это же обычная последовательная память с интерфейсом SPI. Не нашёл на сандиске :( SD кроме может ещё работать по 4 разрядам. И интересует именно эта часть. Да, denali штука хорошая, но где это взять... Дизайн-то дома производится, платить за модель некому. Посмотрел описания этих проектов на opencore. Они все работают чисто по SPI. Не то :( Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Camelot 0 5 марта, 2007 Опубликовано 5 марта, 2007 · Жалоба http://electronix.ru/forum/index.php?act=A...ost&id=6796 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chudik 0 27 марта, 2007 Опубликовано 27 марта, 2007 · Жалоба Camelot Спасибо, но это однобитный интерфейс. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
rv3dll 0 27 марта, 2007 Опубликовано 27 марта, 2007 · Жалоба я написал в своё время такой интерфейс на VHDL для Xilinx V4FX20- достаточно сложный - аппаратная запись в Брам по 512 байт - прямо в память PPC многоскоростной и многокарточный. единственное - это интеллектуальная собственность предприятия, на котором я работаю - но могу многое подсказать по интерфейсу и принципу!!!!! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Chudik 0 29 марта, 2007 Опубликовано 29 марта, 2007 · Жалоба rv3dll(lex) Ага, спасибо. Буду иметь ввиду. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Victor 0 5 апреля, 2007 Опубликовано 5 апреля, 2007 · Жалоба Тоже интересует 4-бит SD режим... Да, на Sandisk нет моделей - они отправляют к Denali, а они в свою очередь не дают даже eval версию софта. В закормах кое-что было, но при подключении модели ругается, отпостил вопрос здесь http://electronix.ru/forum/index.php?showtopic=29754 У synopsys как с моделями еще не смотрел. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться