Serg_AS 0 7 марта, 2014 Опубликовано 7 марта, 2014 · Жалоба После очередного редактирования платы столкнулся со странным. Схема и PCB одинаковые. Запускаю Design\Update PCB Document. Ожидаю получить пустой список различий схемы и платы. Однако, вижу в списке все PCB Rules (зазоры, толщины проводников, размеры отверстий и т.д..) Почему? Никогда такого не было. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
inter_pro 0 9 марта, 2014 Опубликовано 9 марта, 2014 · Жалоба Почему? Никогда такого не было. это настраивается. Project>Project Options>Comparator там нужно выключить опции, которые не нужно проверять при синхронизации (Design\Update PCB Document) в вашем случае, похоже: Changed Rule Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Serg_AS 0 11 марта, 2014 Опубликовано 11 марта, 2014 (изменено) · Жалоба это настраивается. Project>Project Options>Comparator там нужно выключить опции, которые не нужно проверять при синхронизации (Design\Update PCB Document) в вашем случае, похоже: Changed Rule Спасибо, но Changed Rule не помогает. :( Помогает, если выключить (Differences Associated with Nets \ Extra Rules). Но какой в этом смысл? Но во всех других проектах в (Project>Project Options>Comparator) включены все опции, но при (Design\Update PCB Document) никаких попыток убрать Rule нет. И еще я заметил, что проблема связана именно с PCB: проблемы появляются, если перенести PCB из "плохого" проекта в "хорший". P.S. С причиной происходящего не разобрался, но "вылечил" копированием всей разводки с "плохой" PCB на "хорошую". Изменено 11 марта, 2014 пользователем Serg_AS Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Hypericum 0 11 марта, 2014 Опубликовано 11 марта, 2014 · Жалоба "вылечил" копированием всей разводки с "плохой" PCB на "хорошую". Знающие люди такое не рекомендуют. Если есть проблемы, быть может, проще попробовать сохранить правила из одного файла / загрузить правила в другом файле (Design > Rules > ПК > Import Rules / Export Rules). Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
inter_pro 0 11 марта, 2014 Опубликовано 11 марта, 2014 · Жалоба Помогает, если выключить (Differences Associated with Nets \ Extra Rules). Но какой в этом смысл? смысл в том, что вы как пользователь расставляете приоритеты и управляете всеми процессами! более детально разобраться в чем у вас дело - можно только по проекту. копировать топологию в новую плату - не лучший вариант, я бы советовал разобраться с тем "откуда ноги растут". Особенно это может быть актуально если над проектом работал еще кто-то кроме вас! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Serg_AS 0 11 марта, 2014 Опубликовано 11 марта, 2014 · Жалоба Знающие люди такое не рекомендуют. Если есть проблемы, быть может, проще попробовать сохранить правила из одного файла / загрузить правила в другом файле (Design > Rules > ПК > Import Rules / Export Rules). Импорт Rules и "хорошего" проекта в "плохой" помог. Попробую поискать различия. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
masterofnature 0 11 марта, 2014 Опубликовано 11 марта, 2014 · Жалоба Импорт Rules и "хорошего" проекта в "плохой" помог. Попробую поискать различия. Вы директивы на схеме случаем не расставляли? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Serg_AS 0 11 марта, 2014 Опубликовано 11 марта, 2014 · Жалоба Вы директивы на схеме случаем не расставляли? В этом проекте никаких директив на схеме нет. Проблема возникла после того, как я подвигал участки PCB. Потом попробовал сделать Update PCB , чтобы проверить все ли цело и увидел проблему. Вот кусочки двух RUL файлов (первый - хороший) Это Clearance 0.5mm между (IsRegion AND InNet('GND') AND OnLayer('Top Layer')) и All SELECTION=FALSE|LAYER=TOP|LOCKED=FALSE|POLYGONOUTLINE=FALSE|USERROUTED=TRUE|UNIO NINDEX=0|SOLDERMASKEXPANSIONMODE=None|PASTEMASKEXPANSIONMODE=None|RULEKIND=Cleara nce|NETSCOPE=DifferentNets|LAYERKIND=SameLayer|SCOPE1EXPRESSION=(IsRegion AND InNet('GND') AND OnLayer('Top Layer'))|SCOPE2EXPRESSION=All|NAME=Clearance_4|ENABLED=TRUE|PRIORITY=1|COMMENT= |UNIQUEID=RAGFSOSL|DEFINEDBYLOGICALDOCUMENT=FALSE|GAP=19.685mil¶ SELECTION=FALSE|LAYER=TOP|LOCKED=FALSE|POLYGONOUTLINE=FALSE|USERROUTED=TRUE|UNIO NINDEX=0|SOLDERMASKEXPANSIONMODE=None|PASTEMASKEXPANSIONMODE=None|RULEKIND=Cleara nce|NETSCOPE=DifferentNets|LAYERKIND=SameLayer|SCOPE1EXPRESSION=(IsRegion AND InNet('GND') AND OnLayer('Top Layer'))|SCOPE2EXPRESSION=All|NAME=Clearance_4|ENABLED=TRUE|PRIORITY=1|COMMENT= |UNIQUEID=RAGFSOSL|DEFINEDBYLOGICALDOCUMENT=TRUE|GAP=19.685mil¶ Различие: DEFINEDBYLOGICALDOCUMENT=FALSE DEFINEDBYLOGICALDOCUMENT=TRUE Что это означает - не нашел пока. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться