Eluv 0 15 мая, 2018 Опубликовано 15 мая, 2018 · Жалоба Только начинаю изучать ПЛИС, занимаюсь разработкой IP-ядра для ПЛИС Altera (потому что иначе диплом мне не дадут :laughing: ) Так как ядро по назначению весьма специализированное и в применении мелкосерийное, то в качестве защиты выбрал схему, предложенную Xilinx: внешняя EEPROM с криптоядром. Отсюда переходим к тому, что само ядро нужно распространять как черный ящик, чтобы можно было скомпилить вместе с другими ядрами (например), но посмотреть исходник нельзя. Начал изучать тему. Нашел, что для подобных целей применяют EDIF, VQX и QXP форматы. Не совсем понимаю в чем между ними всеми разница, хотелось бы узнать. В качестве теста сделал проект с маленькой логической схемкой и сформировал форматы vqx и qxp, edif как я понял в Quartus'е не сгенерировать. Так вот, попробовал их открыть, и, знаете, не понял, почему их используют как черные ящики, потому что структура исходника становится более-менее очевидной. Или это потому, что проект маленький и все видно как на ладони, а в большом проекте пойди разберись в этой портянке? Прошу прощения, опечатка. Формат QVM. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 15 мая, 2018 Опубликовано 15 мая, 2018 · Жалоба ..в большом проекте пойди разберись в этой портянке? Типа того Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
RobFPGA 27 15 мая, 2018 Опубликовано 15 мая, 2018 · Жалоба Приветствую! Для того чтобы в нетлисте злобный хакер заблудился надо при синтезе убирать иерархию дизайна (flattening) ну и обматер... обфускатит имена либо до синтеза в RTL либо уже после в EDIF. Удачи! Rob. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться