Andre_Pr
Участник-
Постов
25 -
Зарегистрирован
-
Посещение
Репутация
0 ОбычныйИнформация о Andre_Pr
-
Звание
Участник
- День рождения 25.05.1965
Контакты
-
Сайт
Array
-
ICQ
Array
Информация
-
Город
Array
-
Всем мои извинения и спасибо за участие. особенно ViKo, сказавшему "Bus Hold". Это он и есть. только не в Альтере, а во входах буферов 16245. Чтобы это проверить, пришлось перепаять и перешить CPLD, хотя можно было ограничиться и чтением документации чуть дальше расположения выводов. А жаль, так хотелось, чтобы была неисправна именно Альтера :(
-
Искал подтверждения своему предположению о ее неисправности. Случайно коротнул, заметил странный эффект, насторожился. Зашил такую-же считанным pof-ом - практически убедился: неисправна. Выпаять страую не могу, а выкусить не решаюсь :)
-
Говоря "не все так просто", я уже прошел регистрацию и не нашел, кому отправить запрос с подробым описанием проблемы. Может хоть собственный форум альтеровцы почитывают. Пардон, что-то с глазами, ждем ответа.
-
Не так все просто, или я там искать не умею.
-
Только куда писать Альтере, чтобы ответили, кто знает?
-
Так и поступлю, хотя гарантия скажем... Stewart Little меня вполне бы устроила :)
-
Никто таки не знает, откуда берется информация о содержимом CPLD при чтении программером, и можно ли ей верить безоговорочно?
-
Спаял макетик на новой микросхеме, зашил ее pof-ом от старой. Никто никуда не защелкивается, как и предполагалось. Если принять старую за имеющую неисправные I/O буферы (а почему-бы и нет, подключена к внешней шине без всяких драйверов, мало ли что там на нее навешано...), ее pof при этом не повреждается? Понимаю, вопрос звучит несколько параноидально, но все-же, интересно.
-
EvgenyNik, снимаю шляпу. работает Ваша схема именно так, как и написали. Только одно НО - она дает на выходе "честные" нули, а исходная - непонятно низкие уровни.
-
Всем спасибо, чуть поясню: на том чипе явно реализована схема доступа к JTAG цепочке как с системной шины, так и с отладочного разъема. Именно JTAG сигналы с него и висят на выводах, состояние которых я принимаю за высокоимпедансное (монтажным ИЛИ когда-то его называли). Поведение, описанное уважаемым EvgenyNik, не вполне укладывается в мое понимание задачи этой схемы: надо обратиться к JTAG из системы - открываем TRI буфер, не надо - освобождаем для доступа от разъема отладки. Впрочем... может для самодиагностики система сами проводочки JTAG тестирует? А вот что бывают неисправные пины, это радует. Правда я пока выпаивать не буду, паяю на аналогичном чипе макетик, залью, повоздействую на входы, посмотрю на выходы. Нету Bus Hold в этой серии, есть только в EPM7000 с буковкой В.
-
Благодарю, но раз уж Вы так разбираетесь в физических парамерах структур, может и исходную проблему прокомментируете ;) http://electronix.ru/forum/index.php?showtopic=95629
-
Спасибо, собрался было у Вас просить оригинальную, да не знал, как переправить.
-
Ладненько, никто не знает, упростим задачу: pof от EPM7032AETC44-10 зашьется ли в EPM7032AETI44-7 ?
-
EPM3032A вместо EPM7032AE
Andre_Pr опубликовал тема в Работаем с ПЛИС, области применения, выбор
Собственно, вот и весь вопрос. JTAG auto detect их читает как одинаковые, а Quartus Programmer при попытке прошить все-таки чувствует разницу. А очень надо, оригинальных-то EPM7032AETC-44 у нас не достать. -
Фуджитсу ответили про этот чип: "from the part number, it looks like a japanese ASIC device". И вот вопрос: мог ли разработчик/ производитель этого чипа каким-то образом заблокировать доступ к нему посторонним вроде меня по JTAG, или это уже слишком?