Перейти к содержанию
    

Pechka

Свой
  • Постов

    159
  • Зарегистрирован

  • Посещение

Весь контент Pechka


  1. Большое спасибо! Попробую в ближайшее время!
  2. Спасибо за ответ, пока ничего не вышло со слоями. А Thick Metal+ и Thick Metal- нормальная пара или есть ограничения на названия? Ещё не понятно, как выставить зазор - простое математическое вычитание не даст нужного результата :(
  3. Не очень ясно в части анализа. SModel располагается в части линейного анализа, однако, например, смесительный диод - сильно не линейный элемент и все параметры зависят от подаваемой мощности. На схеме я задал мощность на входе, используется ли эта мощность в линейных вычислениях SModel? Вывел линейный S11 для разных уровней входного сигнала (по модели SDIODE) - совпадают. В измерениях есть различия. Где почитать или найти пример оценки параметров нелинейной модели по измерениям в MWO?
  4. Здравствуйте! 1. Подскажите, пожалуйста, где в версии AWR 14 найти voiding опцию в layout? Нужно залить слой полигоном и насверлить отверстий. Сейчас при попытке залить полигоном - он заливает поверх всех цепей без вырезов. Нашёл ответ на офф. сайте https://kb.awr.com/display/awrvideos/Dynamic+Voiding+and+Net+Connectivity+Extraction, но это с версии 16. Как это делалось в предыдущих версиях? Неужели вручную? Кажется, программа 2019 года - должна быть такая примитивная функция (Via fill/fence работают хорошо) 2. Не могу найти пример Fit_Model_To_Measured для версии 14. На офф. сайте только для 16. Собственно, как это делать ясно за исключением одного: каким образом задать optimization goal для подгона модели и измерений? Пока рассматриваю следующий путь: делаю 2 схематики - моделируемый элемент в одной и измерения (через s2p файл) в другой. Строю график (например, S(1,1)) для обеих схем. Далее в глобальных уравнениях делаю s11err=meas:S(1,1)-model:S(1,1); а уже в optimization goal ставлю s11err goal=0 (аналогично для S(2,1), S(1,2), S(2,2)). Запускаем оптимизатор (настройки переменных тут опускаем) и должен получится похожий результат (для выбранной температуры измерений, естественно). Правильно ли я понимаю этот процесс или есть способ проще, который используется в ненайденном мной примере? Спасибо!
  5. Здравствуйте! Подскажите, пожалуйста, где в версии AWR 14 найти voiding опцию в layout? Нужно залить слой полигоном и насверлить отверстий. Сейчас при попытке залить полигоном - он заливает поверх всех цепей без вырезов. Нашёл ответ на офф. сайте https://kb.awr.com/display/awrvideos/Dynamic+Voiding+and+Net+Connectivity+Extraction, но это с версии 16. Как это делалось в предыдущих версиях? Неужели вручную?
  6. Спасибо за ответы! Ушёл в изучение и испытания сходимости 🙂 Транзисторы малошумящие, поэтому мощность и линейность пока не актуальны (интересуют их измерения на малом сигнале).
  7. Здравствуйте! Для отечественных транзисторов возникла необходимость измерения S-параметров на плате. В наличии Network Analyzer, калибровочный кит. Собственно основной задачей считаю вычитание параметров тестовой платы (топология есть, можно в ADS или AWR вычислить все её параметры). Каким образом это првильно сделать? Может быть попадались статьи на этот счет или методики из инструкций к приборам? Потенциально, можно снять транзистор и провести калибровку на открытом, замкнутом и 50 Ом варианте, но это как крайний вариант рассматривается, хотелось бы провести измерение на собраной плате, а паразиты учесть теоретически, пусть и с меньшей точностью. Заранее спасибо!
  8. Мои кривые руки, будучи скрещены с оптимизатором MWO произвели чудесный результат: сделал em-extraction с использованием Axiem и компонента extract, запустил симуляцию, получил результат. Утром повторно запустил оптимизатор - он меняет параметры, я вижу, что меняется em-документ, сетка строится, всё вычисляется... но это никак не влияет на cost - т.е. график - просто прямая и от количества итераций не зависит (хотя всё долго считается, процессор грузится, количество итераций увеличивается). Решил проблему отключением EM-model в субблоке и копированием extract внутрь этого субблока. После этого всё заработало как на кануне. Что я мог испортить в настройках случайно, чтобы перестал работать оптимизатор? Кстати, изменение параметров вручную приводит к честному пересчету и изменению графиков целевых функций. Только оптимизатор не работает. Ещё один вопрос по оптимизатору: у меня получилось около 5 независимых блоков, каждый из которых я отдельно оптимизирую сначала на уровне схемы, потом в Axiem через extract. Даже в простых блоках, по 3 полоска, 6 изменяемых параметров. Можно ли разделить оптимизаторы и задать каждому свой набор vars и goals, а то при переходе от блока к блоку приходится снимать галочки оптимизации со всего и задавать в нужном блоке. Это приводит к ошибкам и трате времени.
  9. Перерыв, насколько смог, MWO vendor Library и Modelithics library 17.1 не смог найти смесительного диода Шоттки на GaAs (до 26ГГц достаточно, а то до 125ГГц Virginia Diodes есть - слишком круто). Может быть кто-нибудь знает, есть ли такой в указанных библиотеках или у какого производителя можно скачать нелинейные модели? Хочу выяснить различия в характеристиках баллансного смесителя при использовании кремниевых и галий-арсенидных диодов.
  10. Проверьте настройки диапазона анализируемых частот в настройках System Diagram 1. График у Вас отображается как настроено, а вот данных в нем не хватает.
  11. Огромное спасибо! Скачал обе книги. В первой (приложенной Вами) уже нашёл ответ на стр. 78-80 про топологию элемента: создание и назначение.
  12. Из предложенной логики значит, что детям нужно запретить делать что-либо. Нигде и не было написано про освоение инструмента целиком за час, а о решении простых задач за час, примеры привел выше. Поэтому вопросы остаются в силе. Например, не ясно, про порты в layout. Думаю ошибка в понимании идеалогии (например, что элементы в Layout не могут появиться ниоткуда, кроме как из схемы. В ADS можно расположить в layout стандартные элементы и даже построить схему по ним. В AWR я такого пока не нашёл.) Для быстрого понимания достаточно посмотреть видео на пол часа, как человек рисует футпринт и layout простого устройства (например, простого усилителя на 1 транзисторе с 10 элементами SMD вокруг него) либо прочитать в книге. По ADS есть, например ADS cookbook, где такие вещи разобраны. тут пока лучше, чем встроенный help ничего не нашёл:(
  13. Вопрос в том, что считать конкретной задачей. Например, перетащить символ транзистора из библиотек в схему - чем не задача? Вам на это часа мало? Научиться строить смитовскую диаграмму и узнать, что в нижней части емкостный характер, а в верхней индуктивны - часа мало? Месяцами, безусловно, придется учиться для проектирования законченного устройства. Но, например, полосковый фильтр с нуля вышел за 2 раза по пол дня с топологией - для верификации моделирования в реальности. За счет использования и оптимизации через EM-extraction сходимость получилась около 1%. Поводив поверх пластиной поликора, стало ясно , что если сделать частоту на 2% выше, то дальше можно будет подстроить центральную частоту фильтра без потери характеристик. Инструменты развились до такой степени, что обучаемый человек может научиться проектировать действительно за месяцы, а не десятилетия, как раньше, пусть и не вдаваясь в глубину происходящего. Вопросы, в т.ч. по видео и книгам в силе.
  14. Здравствуйте, пробую осваивать Microwave Office для решения не сложных задачь проектирования СВЧ устройств. Возникло сейчас 3 основных вопроса: 1. Может быть есть учебные материалы по AWRDE для новичков? Очень понравились видео по ADS https://www.youtube.com/@BhargavaAnurag/playlists RF design tutorials и learnd ADS in 5 mins. Есть что-то аналогичное по AWR, когда за час можно научиться способам решения конкретной задачи ? 2. Не смог понять, как рисовать Layout в AWR. Не могу установить порты на нарисованную топологию. Кажется, я чего-то не понимаю 🙂 3. Подскажите с установкой библиотек Modelithic: установил, в библиотеке появились, на схему переношу, но при анализе пишет ошибка лицензии. Лечилка говорит, что всё успешно 😕 Спасибо за помощь!
  15. Добрый вечер! Может быть кто-то из ГУРУ сможет подсказать, как решить пару проблем в AD: 1. Как сделать последовательную нумерацию листов в многоканальной иерархической схеме? Сейчас через Tools->NumberSheetSchematic получил нумерацию типа 2.1, 2.2, ..., а нужно сквозную 2, 3, 4, .... Никак пока не вышло - приходится замазывать, вручную писать и копировать... 2. При генерации PDF из Job файла (схема) не работают шрифты. Т.е. выбран шрифт ГОСТ, нажимаю page setup->preview, печатаю в pdf - отображается корректно, а если генерирую pdf - то шрифт становится какой-то другой (ГОСТ курсивом, а этот прямой). Где какую-нибудь настройку включить, чтобы генерировалось картинкой или встраивало шрифты в pdf? От программы просмотра не зависит (Acrobat, Foxit - одинаково) Заранее спасибо!
  16. Добрый день, а пример реализации есть, чтобы все могли это проверить, пусть и в симуляторе? Кроме того, в ВМ15 используется ELcore-30MH, а не ELcore-30M и памяти в нём только половина, но никто об этом не говорит.
  17. Добрый день! Кто-нибудь сталкивался с необходимостью приема данных АЦП 16 разрядов напрямую в процессор серии мультикор по параллельной шине? Какие для этого есть варианты и их ограничения?
  18. Слой Signal Layer. В некоторых местах совершенно ни к чему минимизировать зазоры, а механически металлизация получается прочнее.
  19. Подскажите, пожалуйста, не появляются ободки на внутренних слоях Не делаются площадки на внутренних слоях для Via, Pad (multilayer), причем это независит от настроек формы и всего остального на внутренних слоях. На верхнем и нижнем слоях пятачки имеются, а на внутренних - только если есть подключение. Как настроить, чтобы пятачки появлялись на всех слоях?
  20. Пролинковал 426 из 460 компонентов (остальные позже вручную исправлю - в PCB развалились на пады). Попытался обновить схематику - почему-то в ECO было редложено добавить 50 пинов к одной из цепей и больше ничего. Но при выполнении - даже этого сделать не удалось - красные крестики.
  21. т.е. когда после импорта на выходе у меня получилась схема с правильными УГО(включая футпринты - вручную подправил), я могу удалить все связи и сделать Update schematic ... из редактора PCB и он сам подвесит на все нужные пины нужные цепи?
  22. А если у меня уже есть библеотека с УГО, которым поставлены футпринты (эту часть удалось корректно воссоздать), можно ли чтобы он их автоматом понаставил с нужными designator-ми и подцепил к ним нетлэйблы на схеме? Пуская выглядит коряво, но функционально будет рабочим вариантом...
×
×
  • Создать...