Jump to content
    

Altera, stratix iii

Добрый день, как можно из отладочного комплекта, в котором находится ПЛИС можно вытянуть (изъять) информацию на компьютер? Что следить за работой ПЛИС

Share this post


Link to post
Share on other sites

Приветствую!

5 minutes ago, щещ said:

Добрый день, как можно из отладочного комплекта, в котором находится ПЛИС можно вытянуть (изъять) информацию на компьютер? Что следить за работой ПЛИС

Попробуйте сильно потянуть, с рывком :biggrin:

А для того чтобы понять как удобнее уцепится не мешало бы для начала знать что за отладочный комплект у вас в наличии  :unknw:


Удачи! Rob.

Share this post


Link to post
Share on other sites

57 минут назад, RobFPGA сказал:

Приветствую!

Попробуйте сильно потянуть, с рывком :biggrin:

А для того чтобы понять как удобнее уцепится не мешало бы для начала знать что за отладочный комплект у вас в наличии  :unknw:


Удачи! Rob.

Ну написано что это Altera stratix III development board

И в мануале тоже самое написано

Share this post


Link to post
Share on other sites

1 minute ago, щещ said:

Ну написано что это Altera stratix III development board

И в мануале тоже самое написано

Но нам то отсюда не видно что у вас там в мануале написано.  :unknw:   Вы ба хотя бы намекнули чье производство этой board.  Не говоря  уже о труде скопировать пару строк названия из мануала. 

Share this post


Link to post
Share on other sites

1 минуту назад, RobFPGA сказал:

Но нам то отсюда не видно что у вас там в мануале написано.  :unknw:   Вы ба хотя бы намекнули чье производство этой board.  Не говоря  уже о труде скопировать пару строк названия из мануала. 

 

rm_stratixiii_dev_kit_host_board.pdf

Share this post


Link to post
Share on other sites

Ну вот, теперь понятнее что это Stratix III 3SL150 Development Board

Быстрый взгляд  говорит что вам доступны либо использование USB  и соответсвенно медленный вариант USB - JTAG  или может более быстрый USB Сypress вывод данных.

Либо  поднимать внутри FPGA 10M/100M/1G Ethernet  и выводить данные через него.    Ищите  какие либо reference design для этой платы, может будет что готовое/похожее уже.   

Share this post


Link to post
Share on other sites

14 минут назад, RobFPGA сказал:

Ну вот, теперь понятнее что это Stratix III 3SL150 Development Board

Быстрый взгляд  говорит что вам доступны либо использование USB  и соответсвенно медленный вариант USB - JTAG  или может более быстрый USB Сypress вывод данных.

Либо  поднимать внутри FPGA 10M/100M/1G Ethernet  и выводить данные через него.    Ищите  какие либо reference design для этой платы, может будет что готовое/похожее уже.   

Ethernet я не думаю что настрою

А вот USB, который не JTAG попробую

Share this post


Link to post
Share on other sites

On 12/7/2021 at 10:23 AM, щещ said:

 ...следить за работой ПЛИС

В Ква для наблюдений есть несколько штатных инструментов.  Cамый ходовой SignalTab. Позволяет контролировать поведение своего дизайна во времени.

Штука удобная, но имеет особенность при большом списке хотелок нарушать работу самого дизайна. :dance:

Share this post


Link to post
Share on other sites

Join the conversation

You can post now and register later. If you have an account, sign in now to post with your account.

Guest
Reply to this topic...

×   Pasted as rich text.   Paste as plain text instead

  Only 75 emoji are allowed.

×   Your link has been automatically embedded.   Display as a link instead

×   Your previous content has been restored.   Clear editor

×   You cannot paste images directly. Upload or insert images from URL.

×
×
  • Create New...