Владимир 0 18 апреля, 2021 Опубликовано 18 апреля, 2021 · Жалоба Вопрос на форум AD 9739.docx Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
1891ВМ12Я 0 1 мая, 2021 Опубликовано 1 мая, 2021 · Жалоба Какой осциллограф у Вас применяется? Он может быть до определенной частоты, но для достижения нужной частоты, требуется докупить лицензию на осциллограф. Смешно, но я с этим столкнулся :) Может всё в порядке, а отображается криво. Или порча тактового сигнала достоверно подтверждена и это приводит к наблюдаемым каким то проблемам. И другой аналогичный сигнал на 1.2 ГГц вы видите без искажений? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Владимир 0 3 мая, 2021 Опубликовано 3 мая, 2021 · Жалоба Искажения наблюдаются только на входе синхросигнала АD9739 или, что то же самое на выходе драйвера ADCLK914. На входе драйвера все нормально - осциллограф не причем Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 3 4 мая, 2021 Опубликовано 4 мая, 2021 · Жалоба Можно подробнее расписать соединение между источником и приемником CLK? Плата - самодельная? 50 Ом согласующие резисторы - вблизи источника CLK? Затем - линия какой длины, нормированного ли сопротивления, выровнены ли проводники в паре по длине? 100 Ом терминирующий резистор - около входа приемника CLK? Понимаю, что вопросы тривиальные, но мало ли... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Владимир 0 9 мая, 2021 Опубликовано 9 мая, 2021 · Жалоба Топология платы соответствует всем требованиям проектирования сверхскоростных МПП с согласованными дифференциальными линиями связи и выравниванием длин линий передачи информационных сигналов, сигналов синхронизации и дискретизации на обоих микросхемах относительно друг друга. Монтаж компактный с минимальными длинами соединений -исключены длинные линии Вопрос.docx Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться