Aner 1 13 ноября, 2017 Опубликовано 13 ноября, 2017 · Жалоба Проц с одной стороны, а память к нему с другой - самое неудачное расположение в случае HDI плат. Все преимущества теряются - лес переходных на весь стэк и ноль места для трасс в области этого интерфейса. Проц с одной стороны, а память к нему с другой, часто встречаю, так делают особенно китайские "разводчики" плат с DDR3, DDR4. Леса переходных там как бы и нет, кросоверность решается. Хотя приходится продираться через частокол переходных, но никуда не дется. Делают они микровиа с топ и боттома, сквозные и сквозные до микровиа слоев. Вообщем то стек технологично получается. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vvvv 0 13 ноября, 2017 Опубликовано 13 ноября, 2017 · Жалоба ... обе памяти больше (DDR3 до 800МГц, LPDDR2 до 533МГц), правильно ли я понимаю, что в этом случае разницы по скорости доступа между DDR3 и LPDDR2 не будет... Прошу прощения что ввел в заблуждение, да если взять планки с одинаковым временем доступа и шириной шины, то выигрыша по скорости не будет. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iiv 13 13 ноября, 2017 Опубликовано 13 ноября, 2017 · Жалоба если взять планки с одинаковым временем доступа и шириной шины, то выигрыша по скорости не будет. супер, спасибо большое!!! Тогда буду на этот корпус рассчитывать, ИМХО, на нем можно точно пару, а то и две пары слоев по сравнению с двумя планками 96-больной памяти сэкономить, а это, и время разводки, и деньги в прототипировании. EDIT: заметил, что LPDDR2 в циклоне-5-сок только на 333МГц против 400МГц для DDR2/DDR3 поддерживается, но в общем, 20% потери скорости с серьезным упрощением разводки в моем случае позволительно. Удивляет, что по даташитам на память надо выравнивание до 10пс делать, в то время как вроде шина всего-то 333МГц. То есть выравнивание по 1/300 от длины передачи одного бита кажется ну очень завышенным параметром, хотя с этим корпусом очень легко воспроизводимым. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
peshkoff 23 14 ноября, 2017 Опубликовано 14 ноября, 2017 · Жалоба в свое время ddr2 вообще не выравнивал. (тапками не кидать) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iiv 13 14 ноября, 2017 Опубликовано 14 ноября, 2017 · Жалоба в свое время ddr2 вообще не выравнивал. (тапками не кидать) я с 17 штук параллельных LVDSов на двух фронтах при 160МГц тоже не выравнивал при разбросе в 7мм, и тоже все стабильно работало, а тут в даташитах 10пс, что реально удивило. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться