Bakradze 0 3 сентября, 2018 Опубликовано 3 сентября, 2018 · Жалоба Подскажите вкратце, можно ли и как подключить GTX-передатчик к процессорному ядру в вышеуказанной SoC? Wizard'ом я создал дизайн (Vivado 2018). А дальше как действовать? Спасибо Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
gosha-z 2 3 сентября, 2018 Опубликовано 3 сентября, 2018 · Жалоба А дальше как действовать? Описать задачу, а не предполагаемый способ решения. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Bakradze 0 3 сентября, 2018 Опубликовано 3 сентября, 2018 · Жалоба Задача - подключить пп каким-то образом к процессору и передавать данные, по-моему очевидно Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Arlleex 131 3 сентября, 2018 Опубликовано 3 сентября, 2018 · Жалоба А дальше как действовать? 1. Пинать ПЛИСовщика писать ядро нужного интерфейса. С регистровой моделью и буферами обмена. 2. Пинать программиста писать логику взаимодействия с ядром ПЛИСовода в соответствии с протоколом. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Bakradze 0 4 сентября, 2018 Опубликовано 4 сентября, 2018 · Жалоба 1. Пинать ПЛИСовщика писать ядро нужного интерфейса. С регистровой моделью и буферами обмена. 2. Пинать программиста писать логику взаимодействия с ядром ПЛИСовода в соответствии с протоколом. Т.е. стандартных методов подключения последовательных пп GTX через, к примеру, шину AXI - нету? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
RobFPGA 27 4 сентября, 2018 Опубликовано 4 сентября, 2018 · Жалоба Приветствую! Т.е. стандартных методов подключения последовательных пп GTX через, к примеру, шину AXI - нету?Стандартные методы есть! Но мы вам не скажем так как Вы не определились а какой именно стандарт вам нужен - SRIO, FiberChanel, Infiniband, Aurora, Ethernet, ..., или может что то уникальное, на 146% не имеющее аналогов в мировой практике? Например UART :). Для ответа на ваш вопрос нужно немного конкретики о поставленной задаче как Вам выше и советовали. Удачи! Rob. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Bakradze 0 5 сентября, 2018 Опубликовано 5 сентября, 2018 · Жалоба Приветствую! Стандартные методы есть! Но мы вам не скажем так как Вы не определились а какой именно стандарт вам нужен - SRIO, FiberChanel, Infiniband, Aurora, Ethernet, ..., или может что то уникальное, на 146% не имеющее аналогов в мировой практике? Например UART :). Для ответа на ваш вопрос нужно немного конкретики о поставленной задаче как Вам выше и советовали. Удачи! Rob. Ок, из этого набора страшных слов только aurora показалась более-менее знакомым. Вот как ядро авроры подключить к арму? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
RobFPGA 27 5 сентября, 2018 Опубликовано 5 сентября, 2018 · Жалоба Приветствую! Ок, из этого набора страшных слов только aurora показалась более-менее знакомым. Вот как ядро авроры подключить к арму?Уточню - это не крейсер :) Краткая последовательность действий - 1. Читаем доки на шину AXI 2. Читаем доки на ZYNQ 3. Читаем доки на Aurora core 4. Генерируем Aurora core и example design для Aurora, запускаем его на симе 5. Определяемся что и как будем передавать (стурктура dataflow), как будем управлять ... перерыв на обед ... 6. Ваяем модуль управления AXI4L - Aurora control 7. Лепим dataflow из го. FIFO и (на выбор) AXI DataMover, AXI DMA, либо какое свое AXI4 MM-AXI4 Stream рукоблудие. 8. Пишем драйвер управления 9. Собираем все вкучу, пишем testbench и пытаемся взлететь на симе с ZYNQ BFM 10. Компилируем, прошиваем и в конце рабочего дня сдаем проект. :biggrin: Для экономии времени пункт 5 не обязателен. :laughing: Успехов! Rob. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться