_sda 0 14 февраля, 2017 Опубликовано 14 февраля, 2017 · Жалоба Коллеги, для DDR2 в даташите указываются допустимые значения tCK (min,max), а для DDR3 только min. А max что, не нормирован? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
starley 0 14 февраля, 2017 Опубликовано 14 февраля, 2017 · Жалоба Скорее всего, в JEDEC спецификации указан. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 15 февраля, 2017 Опубликовано 15 февраля, 2017 · Жалоба Скорее всего, в JEDEC спецификации указан. Да,спасибо, всё нашлось. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
valerony 0 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба Товарищи, у меня тоже вопрос по DDR3. Можно ли запустить работу DDR3 памяти на CycloneIII, хотя бы на пониженной частоте, например 50МГц? В квартусе контроллеры DDR3 для 3-го циклона не доступны, и вопрос как раз в том, по какой причине. Или это физически невозможно, или просто 3-й циклон не тянет те частоты, тогда контроллер можно написать самому, хотя бы для запуска памяти на низкой частоте. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
aaarrr 63 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба DDR3 имеет ограничение снизу 333МГц. Работать на частотах ниже можно только с выключенной DLL. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Aner 3 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 15 минут назад, valerony сказал: Товарищи, у меня тоже вопрос по DDR3. Можно ли запустить работу DDR3 памяти на CycloneIII, хотя бы на пониженной частоте, например 50МГц? В квартусе контроллеры DDR3 для 3-го циклона не доступны, и вопрос как раз в том, по какой причине. Или это физически невозможно, или просто 3-й циклон не тянет те частоты, тогда контроллер можно написать самому, хотя бы для запуска памяти на низкой частоте. Это врядли, да и не нужно оно. В JEDEC спецификации все расписано - это же целый большой автомат с кучей настроек, подстроек и тд, одна его часть аппаратная в DDR3, другая должна быть чипе FPGA, SoC и тп. В CycloneIII нет этой второй части модуля аппаратной поддерки DDR3. Почему не получится реализовать - недостаточно ресурсов. Ну и посмотрите с каких минимальных частот работают DDR3, 50МГц это далеко не то что нужно. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
valerony 0 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 50 minutes ago, Aner said: Это врядли, да и не нужно оно. В JEDEC спецификации все расписано - это же целый большой автомат с кучей настроек, подстроек и тд, одна его часть аппаратная в DDR3, другая должна быть чипе FPGA, SoC и тп. В CycloneIII нет этой второй части модуля аппаратной поддерки DDR3. Почему не получится реализовать - недостаточно ресурсов. Ну и посмотрите с каких минимальных частот работают DDR3, 50МГц это далеко не то что нужно. Спасибо за ответ. Т.е. минимальная работа DDR3 на частоте 300МГц. У меня задача состоит в том, чтобы хоть как-то проверить функциональность этой памяти. Поддерживаются DDR3 начиная с CycloneV, отладочные платы с ними есть, но там выведены только GPIO, и память туда не подключить. Придется делать свою многослойную печатную плату, паять BGA корпус... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
aaarrr 63 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 4 minutes ago, valerony said: У меня задача состоит в том, чтобы хоть как-то проверить функциональность этой памяти А в чем смысл? Не хватает быстродействия - так есть SDR, DDR, DDR2. Зачем именно 3? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
valerony 0 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 6 minutes ago, aaarrr said: А в чем смысл? Не хватает быстродействия - так есть SDR, DDR, DDR2. Зачем именно 3? Если бы это было для конкретного проекта, то я бы естественно поставил хоть SRAM, но стоит задача в функциональной проверке именно DDR3 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Aner 3 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 2 часа назад, valerony сказал: Если бы это было для конкретного проекта, то я бы естественно поставил хоть SRAM, но стоит задача в функциональной проверке именно DDR3 Поясните что будете проверять, тестить в этой функциональной проверке для DDR3? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
valerony 0 5 августа, 2019 Опубликовано 5 августа, 2019 · Жалоба 4 hours ago, Aner said: Поясните что будете проверять, тестить в этой функциональной проверке для DDR3? хотелось бы записывать/считывать данные в блоках памяти (ее наличие как таковой и способность запоминать ))...), как написал aaarrr, можно выключить режим DLL, тогда частоту можно снижать, вплоть до частоты обновления. Пока буду пробовать на CycloneIII, надеюсь что-нибудь получится... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Aldec 0 24 августа, 2019 Опубликовано 24 августа, 2019 · Жалоба Не обязательно делать плату есть модули называются SODIMM или вывести тестовые контакты погопин Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться