Перейти к содержанию
    

Прикрутить pll Altera к Xilinx проекту

Привет ВСем!

Разбираю проект Amber под Altera.

в модуле

У pll Xilinx есть

u_pll_adv
(
    .CLKFBIN     ( clkfbout_clkfbin  ),                              
    .CLKFBOUT    ( clkfbout_clkfbin  ),                              
);

естественно мегафункция Alterы не производит таких сигналов. Какую функциональность они несут в Xilinx?

2. Чем заменить этот буфер для Altera

    BUFG u_bufg_sys_clk (
         .O ( o_sys_clk  ),
         .I ( pll_clk    )
         );

и вообще насколько его необходимо ставить?

Заранее Всех благодарю...

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

фазу выравнивают, типичная схема включения есть в описании.

Буфер альтеры надо заменить буфером ксалинкса.

Все элементы схемы важны в том или ином виде.

 

Не надо менять элементы по названиям, надо менять по смыслу. У ксалинкса есть методы организации питания проекта тактовой частотой. Надо взять смысл из проекта под альтеру и реализовать тот же смысл элементами ксалинкса.

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...