Перейти к содержанию
    

oval

Свой
  • Постов

    260
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о oval

  • Звание
    Местный
    Местный
  • День рождения 17.05.1977

Старые поля

  • skype
    Array

Контакты

  • Сайт
    Array
  • ICQ
    Array

Информация

  • Город
    Array
  1. Посмотрите в сторону продуктов Chrontel. В свое время, занимаясь вопросом, иных вариантов "2 в одном" не нашел...
  2. Обращайтесь в личку, сделаем. От вас только детали, платы, сборочный чертеж, остальное наше.
  3. Аналогичная проблема, собственно, как и у всех, вследствие чего очень неудобно пользоваться поиском новых сообщений. Уважаемый udofun, большая просьба повысить по возможности приоритет исправления данной проблемы :rolleyes: Заранее благодарен.
  4. Добрый день! Цепь состоит из одного источника (driver) и двух приемников (receiver). Топология: driver -> точка разветвления -> два плеча к каждому receiver'у. Можно ли задать такое правило, которое задавало бы соотношение длин плечей (отрезки от точки разветвления до receiver'ов), например 1/3? Если можно, то каким образом или где про это можно прочитать? Заранее благодарен.
  5. Если говорить о средствах создания графических тестбэнчей, то можно посмотреть в сторону средств от компании SynaptiCAD. Правда некоторое время уйдет на освоение... Как уже говорилось выше, в HDL Designer от Mentor Graphics есть достаточно удобные средства создания тестбэнчей.
  6. ARM от Frescale

    А "там где про армы" - это где? Что-то не могу найти :laughing:
  7. В данном случае, насколько я понимаю, потребуется достаточно развитое управление MAC уровнем в части приема/передачи/формирования пакетов, поэтому смотрите в сторону связки Microblaze (встраиваемое в ПЛИС процессорное ядро) + MAC + внешний PHY. При этом не потребуется никаких внешних управляющих микроконтроллеров и т.п.
  8. Можно попробовать использовать команды пересылки из расширений MMX/SSE, если речь идет о хосте x86 архитектуры. Сам не специалист по такого рода программированию, но было дело для пакетного обмена на высокой скорости через PCI заказчик использовал команды из этих расширений. При этом за одну транзакцию PCI пересылалось четыре слова. Как на эти команды отреагирует PCIe мост, сказать не могу. Кроме того, для PCI если обращения шли по последовательным адресам, то мост их "слепливал" в одну транзакцию шины.
  9. ARM от Frescale

    Понятно, спасибо. А на iMX27 схема reference design существует для свободного пользования? Что-то не удалось найти.
  10. ARM от Frescale

    Прошло уже более полутора лет, возвращаясь к теме... Господа, на сегодняшний день кто-нибудь реально сталкивался с платформой i.MX? Какими средствами разработки/отладки софта пользовались? Какие впечатления?
  11. Подобные проблемы периодически возникают при выходе очередной версии HDL Designer. Выход - либо откатываться на предыдущие версии, либо, если уже вышла, на более позднюю.
  12. Для VHDL/Verilog из исходного текста получить блок-диаграмму (и много еще чего) можно с помощью функции HDL Import пакета HDL Designer от Mentor Graphics. Как Вы понимаете, полученный результат будет далек от идеала, но помогает, можно в конце концов и подправить "ручками".
  13. Поскольку Вы используете ПЛИС, то можно воспользоваться анализатором, встраиваемым в ПЛИС. На мой взгляд очень удачным решением будет использование Synplicity Identify, можно также использовать SignalTap от самой Altera. Естественно, эти анализаторы позволят выявить лишь логические проблемы... Элекстрические, временные и т.п. - лишь косвенно и то не всегда.
  14. Двигали :) , только в определенный момент, закрыли, ибо очевидно, что все остальное в этом случае просто бы вымерло... опять же, не я придумал, знаком с людьми, которые занимались написанием средств синтеза SC, но поступил приказ работы свернуть, финансирование прекратить... Что касается возможностей верификации и самых современных тенденций, то в SC, аналогично SV, все это также реализовано: библиотеки SCV (SC verification), TLM и т.д. Вообщем, для полноты не хватает только нормальной поддержки синтеза... Против SV ничего не имею, все достойно :)
×
×
  • Создать...