Перейти к содержанию
    

ИнЖеНиГеР

Участник
  • Постов

    10
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Посетители профиля

818 просмотров профиля
  • Conv

  1. Прошу прощения. Не дочитал про разрядность. Попробуйте вот так: module test #(parameter N=8,M=4) ( input [N*M-1:0]var_n, output [M-1:0]A ); genvar i; generate assign A[0]=&var_n[N-1:0]; for(i=1;i<M;i=i+1) begin: ABC assign A[i]=&var_n[(i+1)*N-1:N*(i-1)+N]; end endgenerate endmodule RTL:
  2. Автор темы стоит перед выбором max или cyclone. По выше приведенной ссылке можно наглядно убедиться в том, что при использовании макса получится поделка аля "кружок умелые руки".
  3. Про цену говорили приватно, но я не расслышал. Официально ничего не говорили.
  4. Обещали вроде в конце ноября начать.
  5. 2AntonioB Попробуйте использовать несколько конечных точек. Скорость должна подняться.
  6. ARM + Протеус

    Я моделировал LPC2114 в Proteus 6.9 SP3. Если прога простенькая то моделиться всё быстро. Ну а если задействованно несколько модулей, то начинает подтормаживать.
  7. Здраствуйте. Помогите пожалуйста найти описание Mentor Graphics FPGA Advantage на русском языке. Очень,очень нужно.
  8. А если написать полный одноразрядный сумматор,а потом объединить при помощи механизма компонентов??? -- Полный одноразрядный сумматор S<=a xor b xor c; P<=( a and b ) or ( a and c ) or ( b and c ); -- Нужный перенос :)
×
×
  • Создать...