Перейти к содержанию
    

YuP

Свой
  • Постов

    132
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о YuP

  • Звание
    Частый гость
    Частый гость
  • День рождения 11.09.1985

Контакты

  • Сайт
    Array
  • ICQ
    Array

Информация

  • Город
    Array

Посетители профиля

1 309 просмотров профиля
  1. Всех приветствую! Не имеется ли у кого, случайно, в заначке скачанного с Synopsys контроллера DWC_ddr_umctl2? При скачивании запрашивает Synopsys site number, который у меня отсутствует...
  2. Мешают организационные факторы. Проект начинала одна команда, продолжает другая и возможности для перехода внутри этого проекта нет. Цинк там нормальный-полноценный. Если бы мог, то уже давно перешел. Но собственно, вопрос остался. Может кто встречался с данной проблемой.
  3. Всех приветствую. Имеется Zynq 045, ISE 14.7. Построена связка ядра ARM с PL через Bram контроллер и блочную память. На частотах обмена до 200 МГц временные ограничения выполняются. На частоте 250 МГц требуется в блочной памяти устанавливать опцию регистровых выходов (Блочная память состоит из 16 Bram). Собственно,вопрос: как указать Bram контроллеру, что появилась задержка на 1 или 2 лишних такта? P.s: для axi_bram_ctrl 4.1 данная опция найдена (READ LATENCY), а для ранних версий получается ее нет (или не нашел) 4.1 Read Latency For situations where you cannot achieve timing closure at the output of the BRAM, the AXI BRAM Controller supports a configurable read latency option where the BRAM can have pipeline stages behind it. The AXI BRAM Controller core has a C_READ_LATENCY parameter to indicate the incoming latency from BRAM to handle the appropriate handshakes.
  4. Осуществил переход от Intel E6850 3ГГц ОЗУ 2ГБ Windows XP SP2(32бит) на Core i7 3ГГц(8ядер) ОЗУ 4ГБ Windows 7 (64бит) Переход дал выигрыш где-то 40%, т.е имплемент занимает на тестовом проекте 16 минут вместо 24-26(точно не помню). Т.к. менялось слишком много факторов, то что дало выгоду сказать не могу. Мое мнение,если есть возможность обновления (плановая смена компов), то почему бы и да)))
  5. Пожалуста.Тот,который я Вам посоветовал точно поддерживает. Наши коллеги шьют им XC2C384 и много чего еще. Вот здесь много всяких модификаций http://www.terraelectronica.ru/elnec.php?_...dTpndWFyYW50ZWU
  6. Тогда посмотрите в сторону универсального программатора BeePROG+. Это именно то что вам нужно. Правда цена, если не ошибаюсь не меньше 800 $, но это плата за универсальность. Есть аналог ChipProg+. В 2 раза дешевле. http://www.elnec.com/products/device-programmers/beeprog/ или Google в помощь
  7. Был опыт соединения Virtex5-PlatformFlash-Virtex5-PlatformFlash, Virtex5-CPLD, Virtex4-CPLD-PlatformFlash. Проблем в JTAG не возникало. Подключил TDO к TDI и забыл. Работает как часы. Если микросхем очень много то можно буферы на TMS TCK поставить.
  8. File-->Import--> выбирайте свой .cdc файл, который должен был создан при добавлении ядра чипскопа в проект.
  9. 0h для 0 ревизии 400000h для первой ревизии получаеется так FFFFFF/4+1=400000 пробовал оставлять адреса,которые предлагает софт-не помогло.
  10. - Флэшка не заливается - RS в импаке стоят на адреса 24:23 - M ножки стоят нормально. Без ревизий все ок.
  11. Доброго времни суток,уважаемые форумчане. Интересует вопрос переконфигурации XC5VFX70Е при помощи параллельной флэшки JS28F256P30B95. Собственно что происходит: -генерим первый .bit файл -генерим второй .bit файл -в Impact делаем Create PROM File -выбираем Configure MultiBoot FPGA -выбираем флэшь -задаем количество ревизий (2) -шина 16 бит -Жмакаем ОК -Добавляем два бит файла и задаем начальные адреса внутри флешь -генерируем .mcs файл. Всё успешно. -Шьем флэшь с помощью Platform Cable USB. RS(1:0) соединен с Flash_A(24:23) RS(1) подтянут резистором 4.7k к земле RS(0) подтянут резистором 4.7k к питанию Итог: не шьется.Проходит несколько процентов и по тормозам. P.s: Без ревизий всё шьется и грузится P.s.s: Софт ISE 11.5 P.s.s.s:Делал всё не от балды, а обдуманно и руководствовался документацией
  12. А какой конкретно камень брали? У нас такая же проблема была с Virtex 4 XC4VSX55. 7 штук мертвых, правда было выяснено это после запайки.
  13. Поменяйте формат данных на signed в ChipScope.
  14. Для ModelSim 6.5 тоже самое.Немного терпения и всё. Компилилось больше часа :rolleyes:
  15. Развеиваю.Достаточно.Так и делали.Всё работает.
×
×
  • Создать...