Unicorn 0 12 января, 2006 Опубликовано 12 января, 2006 · Жалоба Здравствуйте. Мне необходимо провести посттопологоческий анализ целостности сигналов. В качестве исходных данных есть описание печатной платы в PCB. При попытке запуска анализа взаимных наводок нескольких проводников с помощью System Integrity анализ проходит, а в конце выдается сообщение: Simulation Error Code 5067 Check the Nets В фирменном руководстве написано, что при получении сообщения Check the Nets необходимо сделать Check the Nets, а про код ошибки вообще ни слова. :smile3046: Кто-нибудь знает, что за код ошибки такой и чего, собственно, делать. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Oblivion 0 12 января, 2006 Опубликовано 12 января, 2006 · Жалоба А ты выставил, кто агрессор, кто жертва? IBIS - модели назначил, уровень наводки? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Unicorn 0 16 января, 2006 Опубликовано 16 января, 2006 · Жалоба Агрессора и жертву, конечно назначил. IBIS-модели есть не на все элементы. На те которые не было, просто написал, что CMOS IC-s. Что такое уровень наводок и как его назначить? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Oblivion 0 16 января, 2006 Опубликовано 16 января, 2006 · Жалоба Уровень наводок - это напряжение, начиная с которого наводка считается опасной. Все цепи наводят друг на друга, поэтому инженера интересует наводка начиная с некоторой величины. Если у тебя есть схемотехнический опыт, ты быстро определишь нужный уровень исходя из технологии элементной базы (CMOS, TTL). Главное в цифровой технике, чтобы 0 не превратился в 1 и наоборот :) С аналоговой посложнее, придется покопаться в pdf. Как он выставляется в SI, не знаю, никогда с ней не работал. Имхо, Hyperlynx на порядок мощнее и прекрасно взаимодействует с Пикадом. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться