Перейти к содержанию
    

Katerina

Участник
  • Постов

    51
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Katerina

  • Звание
    Участник
    Участник
  1. А можно ли в Schematic-е PCAD2006 в netlist или report какой-нибудь для каждой цепи выводить еще и шины (bus-линии групповой связи), в которые они входят? Чего-то не найду никак, как это сделать? Может через атрибут какой? Надо для написания таблицы соединений. А распечать информацию о том, какие цепи входят в шину как-то можно?
  2. А можно ли в PCAD2006 как-то сделать границу plane-на не одинаковой ширины, а часть одной, часть другой?
  3. Все оказалось очень просто :) RefDes одного из элементов действительно находился за границами workspace, но был выключен, поэтому его не было видно. Что интересно - ставится он на схему нормально - schematic "не чувствует", что выключенный RefDes оказывается за границей. А при замене шрифта - начинает "чувствовать" :)
  4. Да не похоже - ставлю рабочую область А0 - то же самое. Причем стили PartStyle и PartStyle [2] редактируются без проблем, а PartStyle [1] - ни в какую - Error 5142 и всё. Такое впечатление, что он как-то запрещён оказался для редактирования, или есть какая-то непонятная ошибка в схеме.
  5. Такая проблема. В сделанной схеме решил отредактировать стиль PartStyle [1] (поменять в нем шрифт), который используется для написания позиционных обозначений элементов. При попытке его редактирования через Text Style Properties (даже ничего не меняю - просто нажимаю OK) выдается сообщение: "Error 5142. Item(s) fall outside of workspace". Что это такое может быть? Как это можно побороть?
  6. Написано ж в самом начале - ТТЛ :) Наверно какие-то BiCMOS-драйверы у них стоят типа ABT, FCT. Быстрые они :)
  7. Да, хочется понять, что ставить в своём устройстве на входы (если надо что-то, например - RC-терминатор), а что в своём устройстве на выходы (если надо что-то, например - последовательный резистор). 10 Gbs к таким платам никакого отношения не имеет :)
  8. Хочу использовать плату цифрового ввода-вывода в ТТЛ-уровнях типа PCI-1753 (Advantech), PIO-D144 (IPCDAS), aPCi-1696 (ADDI-DATA) и т.п. Интересно, как они обеспечивают подключение кабелей длиной несколько метров (для PIO-D144 вообще есть 5-метровый (!), для остальных как минимум - 2-метровый) ? Это ж длинная линия, ее согласовывать надо :) ! А в manual-ах об это ни слова! Может кто подскажет?
  9. Так а штыри то чем прижимать/загибать ? Неужели их никто вручную не паяет :) ?
  10. Набиваю элементы в плату. Чтобы теперь паять, надо перевернуть плату. Элементы вываливаются :) Не пойму - как их можно зафиксировать, чтоб не вываливались? Интересно - есть ли какие-нибудь приспособления (прижал к плате - перевернул - паяешь), или только выводы отгибать? А как быть со штырями (типа PLS, PLD) ?
  11. Слой TopSilk , а не TopBottom, конечно :) Включены только 3 слоя - Board, TopAssy и TopSilk. Выключаешь слой Board - площадки исчезают, включаешь - появляются.
  12. PCB-редактор PCAD 2002. Когда включен слой Board, появляются контактные площадки на слоях TopAssy и TopBottom Выключаешь Board - они исчезают. В dtp-файле этих слоёв нет. Что это такое может быть?
  13. Меняю при разводке платы в PCB эквивалентные pin-ы через "Utils - Optimize Nets - Manual pin swap". Запоминаю файл ECO. Вызываю файл схем и импортирую в него полученный ECO-файл. При этом со схемы исчезают нарисованные цепи и их обозначения, остаются только порты (хотя обмен выполняется). Можно ли нормально сделать - чтобы нарисованные цепи и их обозначения никуда со схемы не исчезали? А то что - по сути получается второй раз схему рисовать!
  14. Транзисторы со встроенными резисторами КР1054НК1, КР1054НК2 - выпускают их вообще, кто изготовитель - не могу найти инфу.
  15. Нужна официальная поверка (калибровка) в акредитованном метрологическом центре.
×
×
  • Создать...