Перейти к содержанию
    

Alex_vod

Свой
  • Постов

    121
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Alex_vod

  • Звание
    Частый гость
    Частый гость
  1. Нужно посмотреть на нововведения, любопытно. Есть мысли про HLS (High Level Synthesis)? Полетит или не полетит? Заменит Verilog или будет как дополнение к разработке? Вообще стоит обращать внимание на HLS?
  2. можно создать тестовые регистры(на глобальной тактовой) и на них завести нужные вам сигналы, а тестовые регистры вывести в Signal Tap
  3. Да , точно, если исполняемый код, это только чтение просто не силён в процессорах и терминологии, присматриваюсь пока
  4. Флешь всегда имела ограниченное число циклов записи, например 100 000 циклов, дальше выходит из строя. Исполняя код во флешки вы её по идеи сломать должны, не сразу а со временем. Может что то изменилось сейчас?
  5. Привет "Подскажите, пожалуйста, для чего рекурсивному филтьру запоминать предидущие значения?" Хранить предыдущие значения необходимо для того что бы вычислить текущее значение. "Или может на пальцах объяснить как работает рекурсивный фильтр." Если на пальцах, то на картинке это правая область. Вы храните, работаете уже с вычисленными значениями. Получается бесконечный цикл. "Я преподователю говорю, что фильтр проходит по каждой точке, умножает её на некоторый коэфициент и суммирует с предидущеми уже вычислинными точками (умноженные на другой коэфициент)" Почти правильно, только не фильтр проходит , а сигнал не некоторый , а заданный, рассчитанный суммирует с предидущеми уже вычислинными точками вот их вам и надо сохранить. "Но зачем всё это - я не понимаю" Эти фильтры имеют хорошие характеристики и малые вычислительные затраты, поэтому их и используют. Единственный недостаток БИХ фильтров это нелинейность фазы. "Пожалуйста объясните." Это не простая тема, сильно не огорчайтесь. Попробуйте подать на фильтр единичный импульс и расписать все состояния, шаг за шагом, можно использовать табличный редактор типа Excel. Я когда разбирался так и делал. Так же поможет программа для расчёта БИХ фильтров и построения импульсной характеристики, что бы сравнивать вычисленные значения сигнала. ____________dfilt1.pdf
  6. Как посчитать задержку вносимую фильтром Реакция Ких фильтра 1-2 такта частоты дискретизации при изменении положения центрального отвода у вас измениться характеристики фильтра, полоса пропускания и т д, так делать нельзя. Посмотреть реакцию Ких фильтра можно подав на него синус нужной вам частоты и посмотрев на его реакцию, сравнив со входом можно ещё поиграть в Matlab FDA Tool там есть методы расчёта КИХ фильтров с минимальной фазой (minimum-phase filter), например Constrained Least Squares но у этих фильтров характеристики похуже и требуют больших ресурсов для обработки, коэффициенты у них не симметричны
  7. Я бы попробовал запустить вначале Арию, затем Макс, и только потом связку Ария+Макс. Второй разъём JTAGа можно навесным монтажом времено прилепить, что бы дорожки и плату не портить.
  8. Будет жаль если Intel окончательно испортит Альтеру а потом забросит этот проект. С активным "продавливанием" OpenCL шаги в этом направлении ведутся уже давно. А вообще странно что Альтера не купила себе Intel, думаю они тоже могли бы себе это позволить, FPGA сегодня завоёвывает активно рынки микросхем и у них большое будущие и без Intel. В общем похоже что это начало конца Альтеры.
  9. Spectra-Q вообще зверь какой то новый C or C++ based—The Spectra-Q engine supports Altera’s new A++ Compiler for high-level synthesis to create IP cores from C or C++, which significantly boosts productivity through faster simulation and IP generation. вот зря Altera убрала поддержку старых семейств(2-3 циклонов), "потрогать" новый Q15 по настоящему не получается.
  10. А для чего вы используете BluePrint и чем он так хорошо? если не секрет, интересно Я пока так и не нашёл применения "раннего планирования" в разработках
  11. Если входные сигналы принадлежат другому клоку , может возникнуть метастабильность, поэтому лучше удалить логику между 1 и 2 триггером quartusii_handbook 14.1 стр 810 А еще лучше "привести" сигналы к единой тактовой , и только затем добавлять логику Если входные сигналы уже были "регистрированы" вашей clk и схема работает на clk , тогда всё должно быть нормально (конечно если тайминг анализ не ругается)
  12. А в чём падение производительности, где подвох? Я думал М10 это С4 урезанный. (да понимаю тема про Q14 и сообщение немного не по теме)
  13. Интересовало просто мнение, это перспектива, дальнейшие развитие или маркетинговый ход, а может просто технологию пытаются «притянуть за уши» к FPGA. Старую лицензию попробую на выходных, а вот новую(более полную) не встречал пока. Если у кого есть поделитесь плиз.
  14. Я не гуру, но близкой темой занимался, самому интерестно мнение знающих , умеющих. 1 фильтры типа RRC(приподнятый косинус) приемный и передающий являютя согласоваными, работают в паре, их цель сформировать "особенный" спектр сигнала который меньще подвержен искажениям, в общем согласование линии. " Я так понимаю в такой схеме отпадает необходимость в приемном канальном фильтре в ПЛИС, т.к. сигнал уже профильтрован во внешнем DDC. Так ли это?" нет не отпадает т к оба фильтра работают в паре. 2 ФНЧ фильтр обычно для подавления шумов в канале. Полоса пропускания его должна быть больше полосы RRC фильтров. а вот какой лучше всего выбрать для меня самого вопрос открытый. Inverse Sinc у меня показал лучший результат, позже хочу заменить на адаптивный. В общем этот фильтр тоже нужен. на вашем месте я бы все оставил как есть
×
×
  • Создать...