Перейти к содержанию
    

Neznayka

Свой
  • Постов

    742
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Neznayka

  • Звание
    Знающий
    Знающий

Старые поля

  • Vkontakte
    Array

Контакты

  • Сайт
    Array

Информация

  • Город
    Array

Посетители профиля

3 473 просмотра профиля
  1. Вот тут (https://vk.com/wall-57159407_236) коллеги описывали похожую задачу. Может, окажется полезным.
  2. Есть интересный подход, с помощью которого можно улучшить подавление в полосе запирания. Прикладываю материалы с примерами. Миниатюрный полосно-пропускающий СВЧ-фильтр со сверхглубоким уровнем подавления в широкой полосе заграждения.pdf Полосно-пропускающий фильтр со сверхширокой полосой заграждения и уровнем подавления помех более 100 Дб.pdf Резонансные полосковые структуры и частотно-селективные устройства на их основе с улучшенными характеристиками_Сержантов А.М. (диссертация, 2015).pdf
  3. С 14 версии в AWR DE есть визард, с помощью которого можно импортировать как отдельные гербера, так и целые проекты в формате ODB++
  4. Добрый день,

    Вы вроде бы понимаете в софте AWR?

    Не могли бы вы глянуть проект ? Что не правильно делаю ?

    Проблема в том что что при анализе ЕМ в AXIEM переходные VIA не хотят анализироваться и выдают ошибку.. т.е. анализ структуры останавливается вываливая предупреждения..

    Не могу понять что не так... с этими VIA... 5 штук в проекте...

    С ув.Олег.

    TEST_MATCH_OUT.emp

    1. Neznayka

      Neznayka

      Здравствуйте, Олег.

      Извините, что так поздно отвечаю. Только сейчас увидел ваше сообщение.

      Проблем с моделированием VIA я не увидел. Они вполне корректно моделируются.

      Проблемы возникают со схемой Schematic 1 при ее экстракции в AXIEM.

      В блоке EXTRACT вы не указали нужный стек, также был сделан ряд ошибок, связанный с автоматической генерацией портов и их расположением на элементах структуры.

      После исправления всех указанный ошибок проект рассчитывается без проблем.

      Прикладываю архив с откорректированным проектом.

      Test Match Out.zip

    2. oleg-n

      oleg-n

      Спасибо ! Я правда на ADS перешел... он точнее считает.

      Попробовал одну и ту же структуру  EM сделать в ADS и AWR , ADS дольше но на много точнее считает... 

  5. Не сочтите меня старым занудой, но видится мне во всех этих алгоритмах de-embedding'a некое несоответствие окружающей нас реальности. Не буду холиварить, просто поделюсь парой ссылок, а вы уже сами думайте, что и как делать: 1. Из последнего, что мне попадалось по de-embedding'у, наиболее адекватным считаю материал от Эрика Богатина (https://www.signalintegrityjournal.com/blogs/4-eric-bogatin-signal-integrity-journal-technical-editor/post/740-two-new-open-source-tools-for-de-embedding) - он с коллегами предложил подход и инструмент (https://gitlab.com/IEEE-SA/ElecChar/P370); 2. На киберленинке есть интересная статья о сравнении методов деембеддинга - https://cyberleninka.ru/article/n/issledovanie-metodov-deembeddinga-open-open-short-open-short-thru-dlya-zondovyh-izmereniy-parametrov-rasseyaniya-elementov-svch. Как видно из статьи, ряд методов дает невысокую точность. Автор статьи (Игорь Добуш) порекомендовал мне воспользоваться вот этим инструментом - https://50ohm.tech/ru/dataviewer , который позволяет реализовать некоторые методы деембеддинга. Вот комментарий от автора: "По ссылке можно запросить демо-версию, коллега пришлет установочник (работоспособна бесплатно 60 дней) - для PCB в ней реализован пока один метод (Multiline TRL)". Если интересно, попробуйте. Но вообще специалисты утверждают, что "алгоритмы, которые описаны в статье за 2014 год, применимы именно для зондовых измерений. Для печатных плат их даже пробовать не стоит - результаты будут просто нефизичными."
  6. В комментариях к посту (https://vk.com/wall-185886861_1112) предлагали много разного софта для работы с S-параметрами. Бесплатный вариант - реализация алгоритма, предложенного Hale, с помощью библиотеки scikit-rf для Python (делается с помощью функции sqrtm, аналогичной таковой в MATLAB).
  7. https://www.rezonit.ru/articles/raschet-volnovogo-soprotivleniya-s-pomoshchyu-mwi-calculator-ot-rogers/
  8. Коллеги, в принципе, правильно советуют CST Studio Suite, т.к. в этой САПР есть специальный инструмент для синтеза и последующей настройки объемных фильтров - Filter Designer 3D. Нашел у себя презентацию по этому продукту. Посмотрите, если будет интересно. FD3D.pdf А по проектированию фильтров я могу поделиться двухтомником Маттей Д.Л. Янг Л. Джонс Е.М.Т. "Фильтры СВЧ. Согласующие цепи и цепи связи". Книга, конечно старая, но в ней есть вся базовая информация. Маттей,Янг,Джонс.zip
  9. У AWR тоже есть триальная версия https://www.awr.com/download-free-trial.
  10. Когда занимался усилителями, были проблемы именно с моделями, построенными на S-параметрах, т.к. они очень сильно зависят от того, как и на чем проводились измерения. Если получится, попробуйте найти нелинейную модель транзистора. Хотя...тут тоже очень много нюансов, к сожалению. Влияют. Есть еще вот такой момент https://habr.com/ru/post/384833/ И не забывайте про коэффициент нагрузки на элементы. Возможно, номиналы "плывут" из-за того, что на них рессеивается слишком большая мощность. И как тут уже правильно заметили коллеги, нужно стараться сделать топологию более "плотной", т.е. если можно уменьшить длину полоска или подключиться ближе к активному элементу, то нужно постараться это сделать. Т.е. тут идея в том, что чем больше вы надстраиваете над моделью транзистора, тем дальше вы от истины. Да такое тоже возможно. Попробуйте изменить длину проводов, по которым вы подаете питание на усилитель и посмотрите, как изменятся характеристики усилителя. Например, можно сделать более короткие провода или связать узлом те, что есть. Если провода влияют на характеристики усилителя, вы это сразу увидите. Если модель идеализированная (как я написал выше), то на таких частотах вы и не увидите разницу. Поэтому такая модель и не нужна - только увеличивает количество элементов сеточного разбиения. Правда, вы можете использовать модель КМПП для того, чтобы оценить влияние зазоров на характеристики усилителя. Попробуйте задать в модели зазор между КМПП и платой и посмотрите, к чему это приведет. Я имел ввиду, что если вы использовали просто Discrete Port, то их нужно заменить на Discrete Face Port. Но поскольку вы изначально использовали именно этот тип порта, то вопрос отпадает. Я бы не хотел холиварить на эту тему, но использование пигтейла при измерении макетной платы не самая лучшая идея, т.к. кусок обрезанного коаксиального кабеля - это вещь в себе. А при проектировании нужно, чтобы каждый элемент был охарактеризован как можно точнее иначе вы встанете перед вопросом - а в чем, собственно, проблема. В таком случае нужно исключать те составные части, характеристики которых вам неизвестны и заменять их на те, характеристики которых вы знаете.
  11. Я бы порекомендовал проверить: 1. Адекватность модели транзистора. Как вы его задаете? В виде S-параметров или в виде нелинейной модели? Если модель транзистора не совпадает с реальным (например, вы используете один режим, а в модели прописан другой), то вы и получите результат, не соответствующий действительности. 2. Адекватность моделей сосредоточенных элементов. Насколько я вижу по приложенному изображению, в топологии есть места, куда устанавливаются разделительные конденсаторы и элементы, формирующие фильтр по питанию (емкость и индуктивность). Как вы задаете эти элементы? Как идеальные емкости и индуктивности или S-параметрами (или эквивалентными моделями от производителя)? 3. Коллеги правильно заметили, что ошибка может быть и в моделировании коаксиально-микрополоскового (КМПП) перехода на входе/выходе вашего устройства. Если вы его промоделировали просто как металлический корпус с диэлектрической втулкой и центральным проводником, рассчитав все это под 50 Ом, то лучше вообще уберите этот объект из модели, т.к. при таком подходе модель некорректна. Если же вы взяли модель, предоставленную производителем, то тогда можете оставить. 4. Проверьте влияние портов на характеристики: убрите КМПП из модели, поставьте на входе вашего устройства волноводные порты, использовав скрипт для создания волноводного порта, проведите моделирование, получите характеристики. Потом замените волноводные порты на Discrete Face Port и проведите моделирование с таким типов портов. Если разница при моделировании небольшая, то дело не во входных портах. Последовательно замените все дискретные порты в модели на Discrete Face Port, каждый раз после замены проводя моделирование и сравнивая вновь полученные результаты с предыдущими. Возможно, применение обычного дискретного порта (который включается между двух точек) в данном случае некорректно, т.к. реальный SMD компонент гораздо сложнее, чем идеальный, включаемый между двух точек.
  12. Извините, в Sonnet не работал, но могу поделиться книгой. Надеюсь, поможет. Основы моделирования в Sonnet 16.52.pdf
  13. Очень надеюсь, что будет доступна запись вебинара.
×
×
  • Создать...