Manfred 0 16 июня, 2017 Опубликовано 16 июня, 2017 (изменено) · Жалоба Имеет неудачная микросхема Arria V 5AGXMA5G6F31C6, где выводы RZQ расположены не в банках встроенного контроллера памяти. Банк с RZQ надо задействовать для приема LVDS сигналов и Quartus не против этого. Действительно ли при VCCIO = 1.5V и VCCPD = 2.5V будет работать стандартный LVDS? В даташите нашел фразу - Differential inputs are powered by VCCPD which requires 2.5 V У кого-то уже так работал LVDS? Изменено 16 июня, 2017 пользователем Manfred Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться