Перейти к содержанию
    

IRINA_TAROUSA

Участник
  • Постов

    28
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о IRINA_TAROUSA

  • Звание
    Участник
    Участник
  1. Подскажите, где в Москве можно сделать влагозащиту параксилиленом печатных плат в Москве. Про Базальт в Питере мы знаем.
  2. В разводке круглая плата, элементы установлены под углом. Как правильно настроить Editor Control в Xpedition PCB? Получается либо под прямым углом выводится связь, либо под 45.
  3. Исправила так: в схеме в кристалле перенесла сигнал на другой вывод, он относится к группе I/O, cделала упаковку и прямую аннотацию и переразвела сигнал на плате. По другому не знаю как. Но ошибка исчезла.
  4. Развожу печатную плату в Expedition. Плата с БГА корпусом, почти всё уже сделала. Внесла в схему изменения, делаю прямую аннотацию, выдаются 2 ошибки при упаковке: ERROR: Connectivity error in CES configuration - does not match Flat configuration: Physical net "IN_3_DHR-78" is incorrectly connected to CES pin UID=(1090,207,52). Flat net "IN_3_DHR-78" has no corresponding connection. ERROR: Connectivity error in CES configuration - does not match Flat configuration: Physical net "I_CLK1HZ_PR1_1" is incorrectly connected to CES pin UID=(1090,172,52). Flat net "I_CLK1HZ_PR1_1" has no corresponding connection. Доработку вносила не по этим цепям, по другим. ВГА почти весь разведён, две цепи эти тоже разведены, все проведено, и до настоящего момента не выдавалось никаких ошибок. Где в CESe посмотреть? Не делает Package, пишет, что WARNING: All of the required changes could not be made resulting in 2 errors. The Common DataBase will not be updated under these circumstances.
  5. Сделала, в CESe есть опция Comstraints Defifnition и там есть SMDPAD to TRACE, вот там и было 0.254. Как поменяла на 0.15, все нормально разводится. Спасибо за участие, советы, сканы. Конечно, CONSTRAINTS DEFINITION в разделе EDIT.
  6. В том то и дело, что 0,1 не проходит в проекте тоже, никакой проводник не проходит. Именно поэтому я и делаю вывод о запрете разводки между площадками по 1 слою, а где это может быть? все пробовала, не помогает и запрет именно по 1 слою, потому как между 2 переходами 0,5 по диагонали от площадок я провожу проводник нормально
  7. Вроде все так. Попробовала в библиотеке в самом элементе вывести, всё развелось, а в проекте не выводится, и не понимаю, где запрет этот стоит.
  8. я тоже не могу зайти в ваш проект, мне бы Editor Control посмотреть, может там что не так, все конструкторские параметры я проверила в CES, там везде 0.15
  9. там лежит архив PCB https://yadi.sk/d/AKuLnqQydGjht
  10. Проверила, проводник 0.15, зазоры 0.15, не выводится и всё. Пишет вот что: PLOW REPORT ----------- 17:26:37 Tuesday, December 09, 2014 Host Layout Design: O:\otd\s119\Projects Mentor Graphics\PI\PCB\PI.pcb Plow Failed due to the following violations not resolved: Violation Pair 1 PUSHER: 2-point Path: (75.4,21.4)-(75.4,22.1) @ Layer: 1 Net: EDGE_REQ_B PUSHEE: Pin: 1-1-layer 'BGA-05' D4/A23 @ (75.0,21.8) Net: CE2 Violation Pair 2 PUSHER: 2-point Path: (75.4,21.4)-(75.4,22.1) @ Layer: 1 Net: EDGE_REQ_B PUSHEE: Pin: 1-1-layer 'BGA-05' D4/A22 @ (76.0,21.8) Net: EDGE_AD15
  11. Для разводки БГА-676 контактов сделала зону в Rule Area, в CES установила в этой зоне правила: проводник 0.15, зазор 0.15 трасса-трасса, трасса-площадка, трасса -переход. Не разрешает проводить со 2 ряда по первому слою без перехода. Уменьшала зазор трасса - площадка до 0.12, не проводит все равно. Если посчитать, то должно проходить: 1-0,5-0.15= 0.35:2=0.175. Подскажите, где стоит какой-то запрет. Шаг БГА 1 мм, площадка 0.5.
  12. Птица стоит, но я разобралась. Я конструктив экспортировала из Пикада, и в нем сделал компоновку, не прорисовала Route Border. Как прорисовала, всё стало заливаться. Спасибо.
  13. Работаю в Expedition. Подскажите, почему не прорисовывается заливка поверхности на сигнальном слое. Вроде всё делаю как всегда: прорисовала зону Plane Shapes, подключила к цепи, Plane Data State установила Dynamic в опции Plane Assignments, и ничего не происходит, не заливает, пустой прямоугольник.
  14. При работе в Library Manager в редакторе корпусов Cell произошёл сбой, завис компьютер. После перезагрузки компьютера библиотека загружается, но библиотека корпусов не отвечает, значок становится неактивным. При загрузке PDB загружается деталь, отображается и символ, и корпус. Есть ли возможность восстановить библиотеку корпусов? Как сделать её активной?
×
×
  • Создать...