-
Постов
27 -
Зарегистрирован
-
Посещение
Репутация
0 ОбычныйИнформация о per_aspera_ad_astra
-
Звание
Участник
- День рождения 17.06.1982
Контакты
-
Сайт
Array
-
ICQ
Array
Информация
-
Город
Array
Посетители профиля
1 097 просмотров профиля
-
Самое главное что-бы у вас _N и _P в правильном месте были (на одном буфере)! Может в этом и проблемма?
-
LVDS интерфейс оперирует разницей уровней на N и P выводах (дифференциальным напряжением), поэтому возможно реализовать (хотя конечно это неправильно). Например на Spartan-6 в DC характеристиках (ds162.pdf) LVDS_25, LVDS_33 идут одной строкой VL = 1.25 – 0.125 B, VH = 1.25 + 0.125. Посмотрите подобные параметры на микросхему которую хотите подсоединять и на ПЛИС.
-
Тем кто думает стоит покупать в Китае или нет (если такие имеются), пару комментариев: 1. Микросхемы из Китая будут упакованы не в фирменной вакуумной, антистатической, с силикагелем, индикатором влажности и надписью "монтировать в течении 360 часов" упаковке, а в куске отпиленного палета, завернутого в пищевую пленку; 2. Оплата через юридическое лицо превращается в геморой с таможенным контролем, так что придется покупать за начичку на домашний адрес и соответственно разница в цене будет уже не такой значительной.
-
Обратно в ISE проекте Pblock появляется в ucf-файле. Вы отдельный проект для этого модуля в PlanAhead создавали? Можно добавить эту часть в общую ucf проекта, либо запустить PlanAhead из под ISE (User Constraints -> I/O Pin Planing (PlanAhead) - Post-Synthesis), тогда проекты будут связаны. Не забудьте только в VHDL поставить атрибут на модуль, что-бы он иерархию сохранил. attribute KEEP_HIERARCHY : string; attribute KEEP_HIERARCHY of wrapper_gtx_dru_inst : label is "TRUE"; Да... и ucf скопируйте (особенно если он у вас красиво отформатирован) куда нибудь отдельно, а то PlanAhead когда будет свои констрейнты дописывать вам его подпортит :-)
-
Существует два основных подхода это Implement Design in XPS и Implement Design in ISE. В первом случае вы используете EDK, а что-то внешнее (ваши модули) подключаете как Peripheral к процессору. Во втором наоборот, вы в свой VHDL/Verilog подключаете процесор как обычный модуль или IP-core, для работы с ним из ISE будет подгружаться EDK. Сигналы которые вы увидите в описании PPC как компонента, это external signal в EDK (все внутренние соединения, такие как память, MPMC, BRAM в ISE будут не видны). Второй путь во всех документах помечен как - deprecated, но я так понял по вашему посту вас это совсем не смущает, а даже радует :-) Вообще эта тема достаточно интересная и можно долго по этому поводу спорить. У нас тоже все разработчики только на ISE сидят и никакие маршруты (мировозрения) менять не хотят.
-
Пропускную способность хотелось-бы получить порядка 160 Мбайт/с. А со сколькими линиями у вас используется Aurora? И какие показатели получаются? Она у вас с потоковом или пакетном режиме работает? А по LocalLink сколько получается?
-
Подскажите, кто как делает связь между кристаллами на одной плате (линии порядка 50-70мм)? На плате стоят два кристалла, но в маленьких корпусах (665), поэтому есть соблазн увеличить пропускную способность, между кристаллами используя дифференциальную линию, подключенную к RoctketIO. Пока решили использовать протокол от Xilinx Aurora, но это пока только прикидки, на всякий случай сделали возможность изменять REFCLK под другие стандарты.
-
Если тактов хватает, то можно через общее кратное, через 8 битную FIFO. Вся логика это 2 счетчика (один до 3-х второй до 2-х) и никаких FSM. Самое главное это лишнего чего не прочитать из нее, а для этого нужно флаги заполненности правильно запрограммировать, чтобы быть уверенным, что в FIFO есть больше или хотя бы два байта.
-
Вопрос победившим TRANSWITCH
per_aspera_ad_astra ответил tolik1 тема в ISDN/G.703/E1
Здравствуйте! Все логично, он указывает на байт H4 заголовка VC-4(3) (POH), по которому мы понимаем какой именно из байтов V1, V2, V3 и V4 заголовка VC-12 находиться в данном кадре STM (Figure 8-9/G.707). Но не понятно, какое положение этого байта (положение сигнала ICTMF) нужно указывать, а как же цифровое выравнивание? Если оно произойдет во входном потоке, получается нам тоже его «двигать» придется? Раз ICTMF появляется раз в 4 фрейма, тогда на какое значение байта H4 (на какой из V1, V2, V3 или V4 указывает)? Просто если следовать рекомендации он должен появляться каждый фрейм и изменять 2 бита, образуя там самым мультифрейм. Получается начало контейнера VC-4(3) находится на 522м байте… а оно всегда там будет (опять к вопросу о выравнивании)? Насколько я понимаю, есть обратная связь. Мы смотрим заголовки, которые приходят из входного потока, и формируем в соответствии с ними сигналы на входе или мы подаем какую-то идеальную «картину» а TRANSWITCH уже сам преобразует в соответствии с тем что идет во входной линии… что-то я совсем запутался… -
200800
per_aspera_ad_astra ответил lepeshinskiy тема в Образование в области электроники
Хоть программистом! Сам на эту специальность учился. Вообще специальность очень обширная. Раньше, когда микросхемы были большими, была специальность Конструирование и технология радиоэлектронных средств. Со временем стало понятно, что нужны не чисто конструкторы и технологи, которые знают как правильно сконструировать устройство для определенных условий эксплуатации, как его охлаждать, как сделать так чтобы микросхемы не отлетели когда устройство в космос полетит, как ручки расположить и какие они должны быть чтобы пилот самолета в штопоре на нее нажать смог, как плату, в конце концов, правильно развести, а также госты... ту... госты... ту... госты... (мало не покажется) Но еще и схемотехники со знанием радиоэлектроники, чтобы знать что-за волновое сопротивление такое и как его посчитать, и два проводника рядом на платке, наверное, не просто так, и крышечки какие-то жележненькие припаяны. Поэтому изменили одно слово и добавили в программу еще предметов :) Идея-то хорошая была.. но... как и везде... беда с образованием у нас в стране. Получается в итоге эдокий бакалавр (магистр) который во многих областях верхушек нахватался. В общем если у вас лежит душа к различным микросхемам и платам, то вы и научитесь, если нет, то поищите другую специальность для себя. Из моего потока только пару человек работают непосредственно по специальности. Но за счет того, что кругозор во время изучения разносторонних предметов у народа повысился им легко найти себя в любой смежной области. -
На выставке (какой не помню) был красивый стенд фирмы Jtag-Technologies (http://www.jtag-technologies.ru) их продукты позволяют делать переферийное сканирование, в принципе как они обьясняли в этом вся фишка и есть их продукции + быстрые модули ввода-вывода ихнего-же производства. Мы рассматривали данную технологию в качестве альтернативы летающим щупам, но остановились почему-то именно последнем варианте :-)
-
В UDP возможны потери пакетов, скорости которые приведены это учитывают? А каким методом вы проверяли потери пакетов и какова была конфигурация сети?
-
Сталкнулись с проблеммой, сделали трафарет для нанесения паяльной пасты напрямую с платы (экспортом слоя с контактными плащадками), с незначительной дороботкой которая касалась в разбиении больших контактных площадок на фрагменты (для того что-бы рекелем пасту паяльную не выгребать). В итоге получилось что некоторые ножки микросхем спаиваются, слишком много пасты. Трафарет в итоге пришлось переделывать. Скажите, нет-ли какого нибдь CAMа позволяющего правильно расчитывать необходимый обьем паяльной пасты и учитывая толщину трафарета изменять размеры отверстий или их форму? Заранее спасибо!
-
В природе нет такого триггера который может по двум фронтам работать. Ставьте два. Один по CLK0 второй по CLK180. Если речь идет о DDR то ставьте специализированные компоненты название у них различное, в зависимости от того какой кристалл используете. Например в Virtex-4/5 это IDDR/ODDR.
-
:bb-offtopic: Я-бы сказал пожалуй так: "Только в Москве FPGA специалист вообще хоть что-то зарабатывает". А во Владимире мест где может работать FPGA специалист можно пересчитать по пальцам одной руки, а про зарплату вообще стыдно говорить даже... И самое обидное то, что Владимир в трех часах езды от Москвы и специфика работы позволяет работать удаленно не мотаясь каждый день. Но а 1С программист везде нужен! :)