Перейти к содержанию
    

reksar

Участник
  • Постов

    8
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о reksar

  • День рождения 02.02.1983

Контакты

  • Сайт
    Array
  • ICQ
    Array
  1. в меню Modeling -> Shape Tools ->"Separate shape"
  2. В CST для расчета объединить антенну и трансформатор позволяет Design Studio. Антенна будет результатом расчетов в, скажем, Microwave Studio, а трансформатор либо S-параметрами, либо тот же проект Microwave Studio.
  3. Благодарю! А как повлияет на результаты расчетов добавление пластины, и как это влияние минимизировать? Чем меньше пластина - тем лучше, я понимаю?
  4. Спасибо. Раз даже приблизительных чисел назвать нельзя, другой вопрос: Частотный солвер(или вычислитель/решатель?) не позволяет волноводным портам находится внутри расчетного обема, выдавая ошибку. Оказывается порт внутри, потому что все границы заданы как открытые (open (add space)). Как вариант приходится со стороны порта изменять тип границы, что урезает диаграмму дальнего поля. Можно ли это каким-то путем обойти? Или для получения дальнего поля не стоит его использовать?
  5. Ок. Ответ понятен. Тогда какие данные мне нужно привести чтобы в качестве ответа получить число или числа? Если я скажу что, допустим, прводится расчет патч-антенны на 1,6 ГГц, с размерами излучателя 45*45 мм, диэлектрика - 60*60 мм и это все на металлической подложке 0,5*0,5 м? или нужно выкладывать файл проекта?
  6. а можно поподробнее о количестве ячеек для расчета? черновой 0,5-2 млн. - это все равно для какого расчетного обьема? (10*10*10 см или 1*1*1м?).
  7. to Gantz: никто не говорит о глобальном изменении для всего проекта, слишком жирно получится, весь проект без оптимизации оставлять из-за одного-двух инверторов :) . этот аттрибут может применяться к отдельным компонентам, с декларированием и указанием параметра либо в самом HDL-описании, либо в UCF. но поскольку проект в Actel...
  8. в случае с Xilinx, мне известно есть constraint - OPTIMIZE. который может принимать значения AREA, SPEED, BALANCE, OFF. в случае значения OFF как я понимаю и имеем отключение оптимизации. о его применении более подробно - в Xilinx constraints guide, стр.245(идет в комплекте с ISE, у меня версия 9.2). сам пока еще не пробовал применять.
×
×
  • Создать...