Перейти к содержанию
    

jericho

Свой
  • Постов

    114
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о jericho

  • Звание
    Частый гость
    Частый гость
  • День рождения 05.01.1982

Контакты

  • Сайт
    Array
  • ICQ
    Array

Информация

  • Город
    Array

Посетители профиля

1 249 просмотров профиля
  1. Доброго времени суток. Нет ли у кого технического описания на ПЛИС 5576ХС4Т, а также специального программного обеспечения "5576ХС4Т Configuration Edit Tools" для ПЛИС 5576ХС4Т? Заранее спасибо.
  2. У меня почему-то не помогает изменения локали. По моему проблема здесь не только в локали. У меня после генерации файла xxxx_Cell.hkp и его декриптования выглядит примерно так: То есть кракозяблы не в каком-то одном месте, например где должна быть дата (возможно с названием месяца на русском языке), а практически везде. ЗЫ. Причем в файле XCAMSource.xml находится правильное описание футпринта без ошибок. Смена локали не помогает.
  3. Ищу дополнительную работу в Нижнем Новгороде Разработка проектов для ПЛИС. Опыт работы с ПЛИС Xilinx (FPGA Spartan/Virtex, CPLD 95XX), знание пакетов ISE, EDK, Chipscope, опыт работы со встраиваемыми процессорами (PPC, Microblaze). Знание современных периферийных и коммуникационных стандартов, опыт работы с интерфейсами PCI, VME/VXI, Ethernet, SpaceWire. Опыт реализации коммуникационных устройств, интерфейсов к АЦП/ЦАП, памяти SRAM/SDRAM, микроконтроллерам. Знание алгоритмов ЦОС. Желательно удаленно.
  4. Пробовал. Все темы на ксайлинксовском форуме, касающиеся этой платы пересмотрел и все перепробовал. Не работает. Выдает ошибку на MAP'е (говорит, что в проекте используется слишком много IDELAYCTRL'ов).
  5. Много раз пробовал создать в EDK систему, задействующую на плате ML510 оба Ethernet-подключения и никак не могу довести ее до генерации файла прошивки. Задача состояла в том, чтобы создать систему из двух процов PPC440, каждый из которых имел бы свое независимое Ethernet-подключение. Ethernet'ы подключены на плате следующим образом: один - только через SGMII, второй через RGMII или SGMII. И если оба ethernet'а подключить через SGMII, то возникает ошибка, связанная с тем, что два разных MAC'а в ПЛИС не могут использовать один и тот же блок MGT для SGMII-подключения, а если один подключить через SGMII, а второй через RGMII, то при маппировке возникает ошибка, связанная с репликацией IDELAYCTRL'ов (маппер пишет, что использовано немыслимо большое число IDELAYCTRL'ов). Подскажите плз как можно решить проблему. Заранее спасибо.
  6. Обнаружилось странное зависание ExpeditionPCB при загрузке проекта (EE2007.8). Хотел просто вспомнить как работать с Экспедишном. 1. Создал простенький проект в DxDesigner. 2. Запустил для него Package. (Никаких ошибок не нашлось, все запакаджилось) 3. Запустил Expedition из DxDesigner'а (кнопочкой в тулбаре). 4. ExpeditionPCB запустился, начал загружать проект, но завис на 27%. После закрытия экспедишена у DxDesigner'а вылезло окошко с заголовком DX2EXP и сообщением "Open document failed". В логах в папочке ./PCB/LogFiles есть только одна ошибка: ERROR: Unable to access the LogicDB at Work\Layout_Temp\LogicDB.lgc Может я туплю и просто что-то забыл сделать? Подскажите плз. Заранее спасибо.
  7. Можно тогда вопрос как к специалистам? Моделирование целостности сигналов и целостности питания можно проделать средствами ICX Pro (того, который есть в ЕЕ)? Или для этого нужно достать ICX? Для этого нужны IBIS модели всех компонентов платы? Или IBIS и SPICE модели? Если не трудно может кинете ссылочку на доку по ICX (желательно на русском)... Заранее спасибо.
  8. Спасибо, что прояснили ситуацию. Придется перейти на винду.... P.S. А не знаете, в следующих версиях HL не ожидается поддержки линя?
  9. Evaluation есть только для винды. Версии 7.5. 10МБ размером.
  10. А может еще знаете где его взять? PS И еще: HyperLynx PI и SI - это два разных программных продукта? И в EE2007.7 они не входят?
  11. Интересно, а HyperLynx для Linux существует?
  12. Извините, fill, если разгневал. Проблема заключается в том, что для элементов с высокой точностью номиналов (к примеру для ряда E96) уж больно много значений PartNumber и соответствующих Value приходится вводить вручную. Следует отметить, что все значения номиналов (ряды номиналов) стандартные и способы маркировки элементов (то есть код, определяющий номинал, почти всегда входящий в PartNumber и иногда наносимый на сам элемент) тоже стандартные. Вопрос: Нет ли средства автоматизации создания серии элементов с номиналами из одного из стандартных рядов и с заданным способом маркировки? Заранее спасибо. PS. Если такого средства нет, не стесняйтесь, так и скажите, что его нет, или вы о нем не слышали, но не нужно переходить на личности и говорить, что я слишком многого хочу и т.п. PSS. Так достаточно полно?
  13. Автоматизировать создание рядов элементов, к примеру. Ведь значения номиналов все равно стандартные и обозначения их (номиналов) тоже стандартные. А разве не нужны точные PartNumber'ы для того, чтобы потом BOM составить? (Я, конечно, недавно работаю с ЕЕ, да и проектированием печатных плат раньше не занимался, но разве для производства платы не потребуется BOM?)
  14. Интересно, есть ли альтернативный способ создания баз данных компонентов (Parts) в Part Editor'e? Для резисторов или конденсаторов приходится забивать огромное количество значений (для каждого значения номинала)... Неужели нельзя автоматизировать этот процесс?
  15. SM, Harbour, огромное спасибо за участие, заработало. Починилось само после перезапуска демона nscd. (По крайней мере, viewdraw запустился)
×
×
  • Создать...