Перейти к содержанию
    

nano

Участник
  • Постов

    18
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о nano

  • Звание
    Участник
    Участник

Контакты

  • ICQ
    Array

Посетители профиля

699 просмотров профиля
  1. Крик о помощи :maniac: Начальные условия : топик прочел ссылки изучил, литературу частично освоил (Гольденберг "ЦОС") =) Тоже сюда задам свой вопрос: каким образом могу я воспользоваться коэффициентами фильтра (импульсной хар-ки) чтобы по имеющемуся входному получить выходной сигнал.. или нужно еще что-то (требования к АЧХ подразумевается есть).. ? во всей этой литре как-то дело и стопорится на получении коэффициентов... застрял на этом если можно приведите коротенький пример З.Ы. Коэффициенты при слагаемых в передаточной функции и коэффициенты в уравнении связывающем вход. и выход. сигнал: y(nT) = b0*x(nT) + b1*x((n-1)T) + b2*x((n-2)T) + ....... однии и теже ?
  2. Virtex-4

    Кто нибудь знает потребляемую мощность микросхем Virtex-4 (пусть для определенности XC4VSX35). А то как-то все находил информацию по разным режимам (в таком такая в другом другая). А мне нужна средняя мошьность наибольшей загрузки.. можно достаточно грубо +-20% - это для поверочного расчета. :ninja:
  3. Да, имеется ввиду именно на брюхе. Про ручной ясно, а как это делают на производстве автоматическом , какие способы монтажа существуют? опишите, хотя бы, приблизительно.
  4. Просветите пожалуйста кааим образом происходит пайка микросхем с термовыводами , когда термоконтакт полностью лежит внутри границ корпуса МС? (пример: регулятор напряжения TPS54310)
  5. Vjacheslav И Uree вы правы это действительно был незамкнутый контур платы.. как только создал замкнутый тут же стало работать !! СПАСИБО :)
  6. В прототипе: ML-401 под каждое напряжение питания выделен собственный слой.. можно ли в одном слое расположить всё питание: 1,2 2,7 3,3 5В под каждое выделить полигон... Насколько это адекватно ?
  7. PCB.ini выглядит как и рекомендовали: [CCTRoute] RouterParams=-o D:\Specctra\SPECCTRA\BIN\sp.log -noclean -ii -quit ACCELToCCT=D:\PCAD2004\accel2sp.exe CCTToACCEL=D:\PCAD2004\sp2accel.exe RouterExe=D:\Specctra\SPECCTRA\bin\specctra.exe Spectru установлена в D:\specctra PCAD в D:\PCAD2004 Проект в D:\t Автономно спектра запускается и работает: провел кое-какую трассировку/перестановку из файлов туториал Lesson1. Ошибок не возникало. Есть подозрение на лицензию .. может такое быть ? как при автономной работе, так и при вызове из PCAD выбираю один и тот же модуль трассировки. Вот такое выдает при попытке конвертировать PCAD --> Specctra =============================================================================== # SPECCTRA ShapeBased Automation Software # Copyright 1990-2000 Cadence Design Systems, Inc. All Rights Reserved. # =============================================================================== # # Software licensed for sale by Cadence Design Systems, Inc. # Current time = Tue Nov 08 00:47:35 2005 # # SPECCTRA ShapeBased Automation Software V15.0 made 2003/06/17 at 16:13:59 # Running on: 7-maximus, OS Version: WindowsNT 5.2.3790, Architecture: Intel Pentium II # Orphan shapes will not be removed. # Licensing: The program will not obey any unlicensed rules # SPECCTRA ShapeBased Automation Software will quit after -do file is executed!! # Design Name .\t.DSN # Batch File Name: t.DO # Output Log File Name: D:\Specctra\SPECCTRA\BIN\sp.log # Did File Name: .\11080047.did # Current time = Tue Nov 08 00:47:40 2005 # PCB . # Master Unit set up as: MM 100000 # <<ERROR:>> Boundary not defined for ; cannot continue. # <<ERROR:>> Parser: Unexpected end of file while parsing .\t.DSN # (content): # # Specctra to P-CAD interface translator v18.00. # # Specctra session file D:\t\t.SES # will be merged with P-CAD ASCII file D:\t\t.PCB. # The routed P-CAD ASCII file will be named D:\t\Rt.PCB # # 995868672 bytes free. # # ERROR: cannot open file D:\t\t.SES for read access. А в случае Автономного запуска: =============================================================================== # SPECCTRA ShapeBased Automation Software # Copyright 1990-2000 Cadence Design Systems, Inc. All Rights Reserved. # =============================================================================== # # Software licensed for sale by Cadence Design Systems, Inc. # Current time = Tue Nov 08 00:53:45 2005 # # SPECCTRA ShapeBased Automation Software V15.0 made 2003/06/17 at 16:13:59 # Running on: 7-maximus, OS Version: WindowsNT 5.2.3790, Architecture: Intel Pentium II # SPECCTRA ShapeBased Automation Software running in Windows 2000 Professional startup D:\Specctra\SPECCTRA\tutorial\lesson3.dsn # Design Name D:\Specctra\SPECCTRA\tutorial\lesson3.dsn # Did File Name: D:\Specctra\SPECCTRA\tutorial\11080053.did # Current time = Tue Nov 08 00:53:56 2005 # PCB D:\Specctra\SPECCTRA\tutorial # Master Unit set up as: mm 100000 # PCB Limits xlo= -0.1750 ylo= 5.9000 xhi= 6.5250 yhi= 9.6500 # Total 2 Images Consolidated. # Via BB_1-2 z=1, 2 xlo= -0.0125 ylo= -0.0125 xhi= 0.0125 yhi= 0.0125 # Via BB_3-4 z=3, 4 xlo= -0.0125 ylo= -0.0125 xhi= 0.0125 yhi= 0.0125 # Via BB_5-6 z=1, 2 xlo= -0.0125 ylo= -0.0125 xhi= 0.0125 yhi= 0.0125 # Via TP_VIA_BACK z=4, 4 xlo= -0.0250 ylo= -0.0250 xhi= 0.0250 yhi= 0.0250 # Via TP_VIA_THRU z=1, 4 xlo= -0.0250 ylo= -0.0250 xhi= 0.0250 yhi= 0.0250 # Via VIA z=1, 4 xlo= -0.0175 ylo= -0.0175 xhi= 0.0175 yhi= 0.0175 # # VIA SIGNAL_1 SIGNAL_2 SIGNAL_3 SIGNAL_4 # # SIGNAL_1 ----------- BB_1-2 VIA VIA # SIGNAL_2 BB_1-2 ----------- VIA VIA # SIGNAL_3 VIA VIA ----------- BB_3-4 # SIGNAL_4 VIA VIA BB_3-4 TP_VIA_BACK # # Layers Processed: Signal Layers 4 # Layers Processed: Power Layers 2 # Components Placed 24, Images Processed 9, Padstacks Processed 15 # Nets Processed 72, Net Terminals 402 # PCB Area= 10.660 EIC=35 Area/EIC= 0.305 SMDs=20 # Total Pin Count: 501 # Signal Connections Created 203 # # Design Rules -------------------------------------------- # Via Grid 0.0001 with offset 0.0000 # Layer SIGNAL_1 Horz Signal Wire Grid 0.0001 with offset 0.0000, Width= 0.0090, Clearance= 0.0250 # Layer SIGNAL_2 Vert Signal Wire Grid 0.0001 with offset 0.0000, Width= 0.0090, Clearance= 0.0250 # Layer SIGNAL_3 Horz Signal Wire Grid 0.0001 with offset 0.0000, Width= 0.0090, Clearance= 0.0250 # Layer SIGNAL_4 Vert Signal Wire Grid 0.0001 with offset 0.0000, Width= 0.0090, Clearance= 0.0250 # Cpu Time = 0:00:00 Elapsed Time = 0:00:00 # # Wiring Statistics ----------------- D:\Specctra\SPECCTRA\tutorial\lesson3.dsn # Nets 72 Connections 243 Unroutes 243 # Signal Layers 4 Power Layers 2 # Wire Junctions 0, at vias 0 Total Vias 0 # Percent Connected 0.00 # Manhattan Length 215.4000 Horizontal 144.4872 Vertical 70.9128 # Routed Length 0.0000 Horizontal 0.0000 Vertical 0.0000 # Ratio Actual / Manhattan 0.0000 # Unconnected Length 215.4000 Horizontal 140.8000 Vertical 74.6000 # Total Conflicts: 0 (Cross: 0, Clear: 0, Xtalk: 0, Length: 0, Polygon Clear: 0 ) # Cpu Time = 0:00:00 Elapsed Time = 0:00:00 неправильно лицензировал?? .. :ninja: ... Подскажите, на всякий случай, как правильно Спасибо.
  8. Для проверки создал проект из нерусской библиотеки (из стандатрной поставки PCAD2002) с заведомым отсутствием кирилицы - та же ошибка. Только начал изучать спектру, поэтому, может не правильно понял, когда должен создаваться DSN файл? В туториале написано: "DSN Создаётся при трансляции проекта из системы проектирования печатных плат" Так вот, входной проект для спектры не создается, поэтому не могу его отредактировать .. прерывается вышеупомянутой ошибкой :smile3046:
  9. Скажите пожалуйсата, почему возникает ошибка при попытке переноса проекта из PCB2004 в Specctra.. Синтаксический анализатор: Неожиданный конец файла при синтаксическом анализе *.DSN При том что путь к файлу PCB : d:\testS\sp.PCB т.е. пробелов нет и в самом файле нет буквы "я" (котрую как понял не любит толи спектра, толи пикад) как и др. русских букв. Или проблема в другом?
  10. вот тут была www.radio-portal.ru/Download/%D1%F5%E5%EC%FB_%E8_%EC%EE%ED%F2%E0%E6/P-CAD/Specctra_15.0.zip
  11. almay, спасибо за ссылку ! Скачал буду разбираться
  12. Вот только где берут Specctru?: на рынке сказали такого не было давно.. скачать ее тоже, похоже, непросто. Может намекнете как ее добыть..? Тема с получением доступа к фтп этого форума не катит: не хочу неконструктивный флуд разводить(как понял надо активно участвовать что бы попасть в свои) =) Намек можно послать на [email protected]
  13. Подскажите начинающему, чем лучше трассировать плату? :ninja: Пользуюсь PCAD2004: тут насколько я понимаю исчез бессеточный трассировщик (по сравнению с PCAD2002).. ? Т.о. осталиль только QuikRout и PROroute, Стоит ли пользоваться ими ? Буду благодарен если поможете выбрать что-то другое или скажете как воспользоваться стандартными (с учетом того что понадобиться до 5-8 слоев)? PS^ сылки на литру тоже пригодяться
  14. Может кто знает в чем делали PCB файлы что лежат у Xilinx? pcad2002 дает ошибку чтения 5100.. ML401_RevB.pcb посмотреть очень нужно эту плату =(
×
×
  • Создать...