_alex__ 0 6 февраля, 2017 Опубликовано 6 февраля, 2017 · Жалоба Нужно синтезировать мультиплексор на 32 входа. И оптимизировать колличество логических элементов входящих в него. В каком САПР это возможно сделать? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Александр77 1 6 февраля, 2017 Опубликовано 6 февраля, 2017 · Жалоба Ссмотрите у производителей ПЛИС. Что понравится - то и выберете. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mikhail241 0 9 октября, 2017 Опубликовано 9 октября, 2017 · Жалоба Нужно синтезировать мультиплексор на 32 входа. И оптимизировать колличество логических элементов входящих в него. В каком САПР это возможно сделать? modelsim например Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
andrew_b 14 9 октября, 2017 Опубликовано 9 октября, 2017 · Жалоба modelsim напримерКаким образом? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
xvr 12 9 октября, 2017 Опубликовано 9 октября, 2017 · Жалоба modelsim напримерО! как вам удасться в симуляторе что нибудь синтезировать обязательно сообщите нам. А то мы тут по дремучести своей думали, что для этого все же нужен синтезатор :rolleyes: 2 ТС: посмотрите в сторону Sinplify Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mikhail241 0 10 октября, 2017 Опубликовано 10 октября, 2017 · Жалоба О! как вам удасться в симуляторе что нибудь синтезировать обязательно сообщите нам. А то мы тут по дремучести своей думали, что для этого все же нужен синтезатор :rolleyes: 2 ТС: посмотрите в сторону Sinplify оп, ошибочка вышла. я симуляцию увидел Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mikhail B. 0 20 ноября, 2017 Опубликовано 20 ноября, 2017 (изменено) · Жалоба В каком САПР это возможно сделать? Это сапры для программирования ПЛИС. Например, Vivado, ISE, Quartus... Осуществляется на языках Verilog или VHDL Изменено 20 ноября, 2017 пользователем Mikhail B. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
yes 5 21 ноября, 2017 Опубликовано 21 ноября, 2017 · Жалоба ну и как ПЛИСовый синтезатор выполнит оптимизацию логики? поставит пяток LUT-ов и мультиплексоры хардкоднутые в ПЛИС. я так понимаю, что это студенческая задача, на умение со всякими "картами Карно" и преобразованиями булевой алгебры если не лень, то можно поставить синтез АЗИКа, взять какую-нибудь библиотеку, выбросить (do_not_use) из нее всякие "сложные" элементы, а то тоже на AOI сделает... но проще на бумажке нарисовать Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
xvr 12 21 ноября, 2017 Опубликовано 21 ноября, 2017 · Жалоба можно поставить синтез АЗИКа, взять какую-нибудь библиотеку, выбросить (do_not_use) из нее всякие "сложные" элементыА если наоборот - добавить ? :rolleyes: Идея для ТС: берем кастомную библиотеку из 1 элемента - 32х входового мультиплексора. И вуаля, даже ничего синтезировать не надо - сразу результат из 1 'логического' элемента Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Tosha1984 0 22 ноября, 2017 Опубликовано 22 ноября, 2017 · Жалоба ну и как ПЛИСовый синтезатор выполнит оптимизацию логики? поставит пяток LUT-ов и мультиплексоры хардкоднутые в ПЛИС. Вообще если мне изменяется память - вроде в ISE после синтеза можно открыть полученную схему, пару раз клацнуть на LUT - оно вроде показывает таблицы истинности - по ним можно из И/ИЛИ набрать схему. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться