реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Bootrom EP9307 Cirrus
Birkov Max
сообщение May 15 2017, 12:15
Сообщение #1





Группа: Новичок
Сообщений: 4
Регистрация: 15-05-17
Из: Украина
Пользователь №: 97 071



Здравствуйте всем. Новичек я, не пинайте сильно.
Вообщем попался в ремонт дисплей от фронтального погрузчика, процессор Cirrus ARM9 EP9307.
Проблема нет старта. Через J link видится, даже вычитал boot rom.
Путем прямых замеров удалось установить что:
- при зажатом RESET на шине данных SDRAM 32 вывода подтягиваются к 3.3V
- при отпущенном RESET 16 в 0.0V и 16 в 3.3V
Из этого следует что:
- проц вышел из стоя
- SDRAM программно сконфигурировано на 16b а не 32b

Вопрос, собственно в какой программе я смогу симетировать то есть используя boot rom и посмотреть как конфигурируются соответствующие регистры.

На этом форуме много ссылок касательно cirrus, но arm.cirrus.com не работает

Спасибо тому кто пнет в нужном направлении.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение May 15 2017, 12:55
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 10 088
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Birkov Max @ May 15 2017, 15:15) *
Из этого следует что:
- проц вышел из стоя
- SDRAM программно сконфигурировано на 16b а не 32b

Каким образом следует?

Откуда загружается процессор - SPI или из параллельной флеш? Есть активность на этих интерфейсах после сброса?


--------------------
Go to the top of the page
 
+Quote Post
Birkov Max
сообщение May 15 2017, 13:11
Сообщение #3





Группа: Новичок
Сообщений: 4
Регистрация: 15-05-17
Из: Украина
Пользователь №: 97 071



На SPI тишина, активность только на флеш и шине озу короткое время после сброса.
Но процесс загрузки, как я понимаю, еще не начинается, а происходит Remap.
Светодиоды красный и зеленый постоянно светятся.

Вот выдержка из документации на проц.

4.1.2.2 Boot Algorithm
The steps in the software boot process are:
1. Remap memory
2. Turn the green LED off and the red LED on
3. Disable the Watchdog timer
4. Read the Boot State
5. Set up the Clocks to run from external clocks (PLLs are not configured)
6. Based on the Boot State memory width, follow steps A, B, and C.
A. Initialize the SYNC Flash and SMC memory interfaces for slow (maximum
compatibility) operation
B. Initialize the SDRAM interfaces.
C. Perform minimal memory tests
7. Based on the contents of the SysCfg register, start serial download (see Figure 4-1), and
then follow Steps A, B, C, D, E, and F.
A. Initialize UART1 to 9600 baud, 8 bits, no parity, 1 stop bit
B. Output a ”<” character
C. Read 2048 (decimal count) characters from UART1 and store these in the internal
Boot buffer (alias for the Ethernet Mac buffer)
D. Output a ”>” to signify 2048 characters have been read
E. Turn on Green LED
F. Jump to the start of the internal Boot Buffer

Сообщение отредактировал Birkov Max - May 15 2017, 13:12
Go to the top of the page
 
+Quote Post
aaarrr
сообщение May 15 2017, 14:29
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 10 088
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Birkov Max @ May 15 2017, 16:11) *
Светодиоды красный и зеленый постоянно светятся.

Если зелёный горит, значит процессор начал загрузку. Повреждено солдержимое флеш, скорее всего.


--------------------
Go to the top of the page
 
+Quote Post
Birkov Max
сообщение May 15 2017, 15:59
Сообщение #5





Группа: Новичок
Сообщений: 4
Регистрация: 15-05-17
Из: Украина
Пользователь №: 97 071



Цитата(aaarrr @ May 15 2017, 18:29) *
Если зелёный горит, значит процессор начал загрузку. Повреждено солдержимое флеш, скорее всего.


Если так, то печалька.
Вот меня дерзает состояние шины данных озу, всетаки конфигурация шины происходит во внутреннем загрузчике или я не прав.
Почему она 16bit.



Еще раз почитал мануал в части конфигурации, оказывается конфигурация выполняется hardware, а прочитать состояние можно через регистр SysCfg по адресу 0x8093_009C.
Go to the top of the page
 
+Quote Post
aaarrr
сообщение May 15 2017, 19:03
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 10 088
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Birkov Max @ May 15 2017, 18:59) *
Вот меня дерзает состояние шины данных озу, всетаки конфигурация шины происходит во внутреннем загрузчике или я не прав.
Почему она 16bit.

SDRAM инициализируется после загрузчика, он умеет загружать только во внутреннее ОЗУ (буфер Ethernet) или запускать прямое выполнение из параллельной флеш. Данные на шине, скорее всего, приходят из флеш, поэтому и 16 бит. Посмотрите, идет ли тактирование SDRAM.


--------------------
Go to the top of the page
 
+Quote Post
Birkov Max
сообщение May 15 2017, 19:29
Сообщение #7





Группа: Новичок
Сообщений: 4
Регистрация: 15-05-17
Из: Украина
Пользователь №: 97 071



Тактирование есть, на адресной шине есть пакеты кратковременно, и соответственно на шине данных, вот только в тех преславутых 16, в других 16 одиночные позывы. SDRAM менял, два чипа по 128b, чип селект запаралелен.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th May 2017 - 14:27
Рейтинг@Mail.ru


Страница сгенерированна за 0.01389 секунд с 7
ELECTRONIX ©2004-2016