Перейти к содержанию
    

Jollyquark

Участник
  • Постов

    47
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Jollyquark

  • Звание
    Участник
    Участник
  • День рождения 31.12.1986

Контакты

  • ICQ
    Array

Информация

  • Город
    Array
  1. Вы случаем не курсовой проектик на отладочной плате Altera DE1 делаете ?
  2. Sergeinst, а можно немножко поточнее на счёт типа и сложности схем , а то как-то широко и расплывчато
  3. Не совсем понятно, вам что нужно: разработать блок для ПЛИС, выполняющий вышеуказанное или развести платку с ПЛИС, АЦП, памятью и написать блочёк для ПЛИС ? --ещё что вы подразумиваете под "выдавать данные блоком?" то есть пересылать по SPI или или может лучше что бы штука формирующая запрос сама считывала это всё из памяти ?
  4. что за плата? срочно это на сколько срочно? пишите инфу в личку
  5. А поподробнее,что за устройство? цена вопроса? Сроки? (можно в личку)
  6. а я сижу стесняюсь спросить, чувствую себя недообразованным-думал все знают что это значит :rolleyes:
  7. А что за контора то ? Сколько лет Вам ? Название есть? Или просто лаборатория ?
  8. К сожалению PORT не использовался. Просто Net Name
  9. Доброго времени суток, уважаемые форумчане. Ситуация следущая: есть проэкт платы, схематика состоит из 12 листов. Подошло время её сдавать :( На сколько мне известно по ГОСТу в случае, если цепь не локальная на листе, то рядом с её названием нужно указывать номера листов на которых эта цепь присутствует. Может кто-нибудь знает, нету ли в Altium Designe Summer 09 возможности сделать это автоматически ну или как-нибудь полуавтоматически. А то в ручную лениво колупаться :)
  10. ПРиветствую вас , уважаемые форумчане. Я столкнулся с небольшой неприятностью, возможно кто-то знает как её решить или обойти. Проблема в следующем: при разводке платы часть соединений осуществляется через полигоны-это восновном питание и земля, так вот потом при включении Проверки правил проэктирования эти соединения воспринимаются как не разведённые Broken-Net Constraint. Просматривать в ручную подключение каждого очень не хочится да и рискованно-обязательно просмотришь что-нибудь. (это в Altium Designer Summer 08) аа, всё верно, САПР всё верно показывает, просто я его не понимал. Он как раз показывает оторванные так сказать от цепи элементы
  11. Осваиваю работу с ПЛИС, по невнимательности совершил следующую ошибку : не подсоединил ножку nCE. В даташите написанно, что чтобы всё работало надо её на землю подсоединить. Сейчас имею следующую проблему: подключаю джитаг, устройство в квартусе определяется и тестируется успешно. Пытаюсь запрограммировать , он грузится, загружается до 97% и выдаёт сообщение об ошибке. Причём ошибка следующего характера : CONF_DONE pin failed to go high in device 1. То есть может быть дело не в неподключенной ножке. CONF_DONE по даташиту заведён на питание через 10 КОм резистор. Может кто-то знает какие-то хитромудрые варианты ? (неужели всётаки придётся ковырять дырку в плате или перепаивать микросхему :crying: )
  12. "Allegro -> Expedition -> PADS -> Altium" а может лучше сразу ручками в Altium нарисовать
  13. так в том то и дело, что дефолтные ставил и переустанавливал (то есть полностью сносил и ставил заново) и это не помогало
×
×
  • Создать...