Перейти к содержанию
    

Nosss

Свой
  • Постов

    56
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о Nosss

  • Звание
    Участник
    Участник

Контакты

  • ICQ
    Array

Посетители профиля

1 539 просмотров профиля
  • makc

  1. Спасибо! Интересно, но там другие интерфейсы.
  2. Здравствуйте! Добился ли кто-нибудь успехов в этом направлении? Меня особенно интересует возможность подключения UFS к UltraScale. Может подскажите, где бы взглянуть одним глазком на спецификации M-PHY и UniPro? Вступать в MIPI пока не планирую.
  3. Здравствуйте! В HSPICE есть команда .stateye для моделирования глазковых диаграмм. Где можно посмотреть результаты её выполнения? В какой программе они получают такие картинки (это из документации)?
  4. Здравствуйте! В HL есть такие два способа создания модели линии передачи: 1) export net to spice netlist и 2) export net to S-parameter model. Результаты моделирования полученных моделей в hspice получаются достаточно разными. Сориентируйте, пожалуйста, когда какой способ предпочтительней использовать?
  5. Здравствуйте. Пытаюсь промоделировать в HSPICE м/с с четырьмя Die в корпусе. Имеется модель Bare Die в формате IBIS и модель печатной платы в формате EBD. Всё это подключаю таким образом: .ibis lpddr3_die +file='file_name.ibs' +component='component_name' .ebd lpddr3_qdp +file='file_name.ebd' +model='model_name' +component='lpddr3_die:die1' +component='lpddr3_die:die2' +component='lpddr3_die:die3' +component='lpddr3_die:die4' Не соображу, как мне теперь подключить пробник, на вход, например, die1? В конструкции, например, .probe tran V(lpddr3_die_'pin_name') номер die не участвует.
  6. Требования заказчика. Ну да, на свой страх и риск паять можно. А мне бы такую м/с найти, для которой эта процедура официально разрешена.
  7. Да, знаю о таких. Но меня интересует именно SD интерфейс.
  8. Здравствуйте. Подскажите, допускается ли пайка карточек памяти SD/microSD непосредственно на плату? Может быть существуют какие-нибудь специальные серии м/с для этого? И второй вопрос. Нашел реализацию флешки с интерфейсом SD в BGA корпусе http://www.cactus-tech.com/en/products/ind...al-grade/sdchip Это единственный производитель подобных м/с или есть еще и другие?
  9. Ответ тех. поддержки: "We assume in your application that the trace lengths and impedance from FPGA to SRAM1 and FPGA to SRAM2 are the same. So that, the signals from FPGA will arrive both SRAMs at the same time and output from both the SRAMs will reach FPGA at the same time. Echo clocks are free running clocks, which are generated from input clock K. In depth expansion configuration both the SRAMs will get K clock at the input all the time and both SRAMs will generate the echo clocks. So, you can use echo clocks from any of the SRAMs in your application."
  10. Спасибо. Это читал. Там на рисунке м/с объединяются в ширину. А меня интересует - в глубину, когда на одной шине данных две м/с памяти сидят. Я не могу объединить выходы CQ от разных м/с, так как они "free-running clocks".
  11. Здравствуйте! Подключал кто-нибудь несколько м/с статической памяти типа DDR2+ к ПЛИС? При объединении в глубину что делать с сигналами Echo Clock? Как ими пользоваться?
  12. Пытаюсь моделировать связи между плис и памятью. Трудности с оценкой результатов возникли. Почему для памяти уровни лог.0 и лог.1 даются в виде пары значений - для постоянного (DC) и переменного (AC) тока? Например, VIH(AC) и VIH(DC). Вот что с этими параметрами делать? Как ими правильно пользоваться?
  13. Спасибо! С этим вопросом понятно.
×
×
  • Создать...