Перейти к содержанию
    

Mobiluck

Участник
  • Постов

    12
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный
  1. Владимир, спасибо, то что нужно, поправил компонент, добавил keepout в слое TOP
  2. Да, у нас своя сборочная линия и главный технолог требует знаки.
  3. Создал компонент с локальными реперными знаками. Реперный знак состоит из круглой площадки 1 мм и вырезом меди диаметром 2 мм через Polygon Pour Cutout, при заливки медью медь обрезается, но как контролировать зазор polygon cutout до печатных дорожек, падов, отверстий? Или я что-то делаю не так?
  4. Режим через Shit+R включил, но что делать дальше? Можно чуть-чуть поподробнее? Вот GIF-ка моих действий, что делаю не так? Slide Track - 2
  5. Подскажите, есть ли возможность сдвигать группу track-ов (без отрыва от других track-ов), а также как сделать так, чтобы при сдвигании среднего track-а не образовывались углы под 90 градусов, см. GIF-ку. GIF Track_Slide
  6. На сколько я понимаю, Altium поддерживает данный запрос для правил, мне неизвестен синтаксис, к примеру, в Suppoting Guide, во вложении, на 10 и 11 страницах показаны примеры правил для DDR, как раз то, что я хочу, но не показано в конкретных примерах. HiSpeedDesignTutorialforAltiumDesigner.pdf
  7. Владимир, при задержке в +-74 pS я получаю возможную максимальную разницу в адресных сигналах 148 pS, но я не могу поставить данную цифру в правилах на адресные цепи с тактовым сигналом так как я могу нарушить минимальную разницу в +-74pS между адресным и тактовым сигналом, но если я оставлю как было сделано в Сообщение #455, то я теряю допустимую разницу в 74pS между адресными сигналами. PS Если я не прав, то поправьте пожалуйста, честно очень трудно переключится с одного САПРа на другой.
  8. Камень http://www.mellanox.com/related-docs/prod_npu/PB_NP-4.pdf И да, скорость DDR 1333 МГц, приврал насчет 1600.. Не совсем понял как можно обойтись без привязки по времени, производитель дал свои задержки, все в секундах, вы предлагаете использовать design guides от сторонних производителей, используя задержку в mil (смотрел рекомендации от Micron, Freescale, Marwell, но цифры как-то сильно разнятся)? Просто у меня есть reference design от производителя импортированный в Altium (соответсвенно без constraint) из стороннего САПРа (неизвестно из какого), сейчас мне требуется внести в нее изменения и я начал заводить правила, используя задержки из datasheet на камень NP-4, используя калькулятор, но столкнулся с проблемой описанной выше.
  9. Признаюсь, что help я читал и то, что большинство инженеров используют значение лямбды в 1/20 видел, но при таком значении длина трассы 0,42 см, что превышает минимальное значение 0,31 см при расчетах по IPC при Sr=0.2, вот здесь тоже загвоздка, значения каких расчетов брать? До этого разводил в Allegro, там значения constraint забивал в nS, сейчас достался проект в Altium, там правила задаются в mm или mil. Память SDRAM DDR3-1600 (MT41J64M16JT-125IT)
  10. Владимир, задам тогда вопрос по-другому. К примеру я могу создать xSignal_clk_Class, включающий в себя тактовый сигнал и xSignal_ADD_Class c адресными сигналами. Как задать правило, чтобы Altium подсвечивал желтым разброс цепей xSignal_ADD_Class относительно xSignal_clk_Class. Ведь мне интересно учитывать разность длин адресных сигналов относительно тактового сигнала в +-74pS.
  11. Есть проект с DDR памятью. Выравнивание длин задано в pS(пикосекундах). Так сложилось, что не все САПРы поддерживают запись в секундах и для этого требуется перевести требуемые значения в mm (миллиметры) или mil (милы). Для перевода я выбрал программу SaturnPCB, но столкнулся в ней с непонятными значениями, изменяя которые разительно изменяются максимальные длины проводников. Вопрос в следующем, какие типичные значения Sr и Lambda используются при расчетах (тот же Allegro как-то переводит время в расстояние и что-то мне подсказывает, что данные значения являются константой) и если можно, то в простой форме объясните почему берутся те или иные значения, чтобы в дальнейшем при более глубоком изучении знать от чего отталкиваться.
  12. Добрый день, прошу помощи в следующей вопросе: Дано: где: TL3[x] - тактовые сигналы TL4,5[x] - адресные. Необходимо выравнять адресные цепи относительно тактовых. 1. Сделано, создан xSignal Class, включающий данные цепи. 2. В HighSpeed -> MatchedLenght добавлено правило 3. На выходе имеем, что логично. Как поправить правило, чтобы все это считалось относительно тактовых сигналов WM0_CK? PS До этого работал в Allegro, там необходимая цепь относительно которой все считалось делалась как TARGET, здесь все непривычно и как сделать правильно не пойму.
×
×
  • Создать...