Перейти к содержанию
    

xanoy

Участник
  • Постов

    36
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о xanoy

  • Звание
    Участник
    Участник

Контакты

  • ICQ
    Array

Информация

  • Город
    Array

Посетители профиля

1 098 просмотров профиля
  • ggg

  1. Вопрос решен. Документацию на линкер читать повнимательней нужно было :) -l namespec --library=namespec Add the archive or object file specified by namespec to the list of files to link. This option may be used any number of times. If namespec is of the form ‘:filename’, ld will search the library path for a file called filename, otherwise it will search the library path for a file called ‘libnamespec.a’.
  2. Всем привет. ST недавно выложил скомпилированные библиотеки emWIN (GUI) от SEGGER под свои МК (http://www.st.com/web/en/catalog/tools/FM147/CL1794/SC961/SS1743/PF259225). Я попытался подключить данную библиотеку к проекту в CoIDE, но получил следующее сообщение от линкера: [cc] c:/program files/gnu tools arm embedded/4.7 2013q2/bin/../lib/gcc/arm-none-eabi/4.7.4/../../../../arm-none-eabi/bin/ld.exe: cannot find -lstemwin520d_cm4_gcc [cc] collect2.exe: error: ld returned 1 exit status Настройки линкера: -mcpu=cortex-m4; -mthumb; -g; -nostartfiles; -Map=VFMini_STM32F.map; -O0; --gc-sections; -L; -lm; -Llib\stemwinlibrary520d\lib\; -lstemwin520d_cm4_gcc; -L${linkdir}; -T${linkdir}/arm-gcc-link.ld; Toolchain: GNU Tools ARM Embedded 4.7 2013q2. То ли CoIDE не то подставляет линкеру, то ли библиотека не совсем под GCC. Подскажите пожалуйста в чем может быть проблема.
  3. Нужда в понимании процесса есть и будет потому как магнитное поле как и гравитационное до сих пор не изучено. А ведь если копать то и “гравитатор” получится может. Вот япошки например отжигают: http://www.youtube.com/watch?v=Hs4GXH5Q3Rk или вот это: http://www.youtube.com/watch?v=kCr3lOhMJCg...feature=related Вообще то на www.youtube.com по поиску фразы “magnetic motor” можно найти очень много интересного и не понятного. В общем есть над чем подумать . ;)
  4. Разные футпринты это круто, только когда для разного исполнения используется своя PCB. А есть возможность просто убирать шелкографию с неиспользуемого компонента на PCB?. Это пригодилось бы для генерации сборочного чертежа. Всем ответившим большое спасибо.
  5. Всем привет. Интересует, есть ли в схемном редакторе таких программ САПР как CADANCE, ALTIUM, MENTOR GRAPHIC и т.д., опция, которая позволяет выделить компонент на принципиальной схеме который не должен попасть в BOM report (Bill of material, список к закупке, и т.д.). Данная опция была бы полезна для разных исполнений электронного блока. То есть, по полной принципиальной схеме разводится плата, а в зависимости от исполнения разработчик, отмечает на схеме элементы, которые не должны войти в данное исполнение электронного блока.(На схеме они видны, но автоматическая генерация BOM report не включает их в список. Было бы круто если бы выделенные таким образом компоненты были бы видны в САПР, а на печать выводилась бы схема без данных элементов и связей идущих к ним, или галочка где то в настройках – показывать/не показывать на схеме). Если пойти дальше, хотелось бы что бы данная опция не только определяла вносить ли данный элемент в автоматические отчеты, но и обеспечивала бы возможность в зависимости от исполнения электронного блока задавать разный номинал элемента. В первую очередь хотелось бы узнать есть ли что то подобное в Orcad Capture и в Altium Designer Summer. Просто на данный момент приходится работать с данными программами. Но было бы замечательно если бы откликнулись разработчики которые работаю в других САПРах. За ранее спасибо за ответы.
  6. Вариант подходящий только написание ПО много времени займет. Этот чип обязательно закажу, плохо то что нет дров под FreeBSD. Жалко что Intel такие чипы не делает :crying:
  7. Добрый день. Не подскажете чип Ethernet контроллера, который состоит из PCI моста и MAC контроллера с выходом на ружу MII интерфейса. Искал в инете подобного пока не нашел. :crying: Есть только чипы у которых наружу выходит media для непосредственного подключения транса, или сериализатор для оптики 1000FX Задумка такая: На PCI вешается Ethernet чип с PCI<->MAC<->MII. К чипу подключается через MII интерфейс PHY, в нутри которого есть сериализатор для внешнего оптического модуля 10/100FX. Реализация на IP core на ПЛИС, пока не подходит, хотя пока это единственный вариант.
  8. http://klausmobile.narod.ru/appnotes/an_02_caps_pwm_r.htm
  9. Вот нашел неплохую статью по алюминиевым кондерам. Power_Supplies.pdf
  10. Всем привет. Возникла неразбериха на рынке конденсаторов. Появились новые типы конденсаторов, и каждому типу кондера свое применение. Хотелось бы где то нарыть информацию по параметрам кондеров и куда их лучше ставить (снуберы, DC/DC, фильтры). Например: DC/DC. В состав DC/DC в классике входят конденсаторы следующих типов: - высоковольтная керамика (ЭМИ) - электролиты (входной и выходной фильтр) - танталы (выходной фильтр) - низковольтная керамика (входной и выходной фильтр). - обратные связи - снуберы И каждый из перечисленных типов имеет свои параметры, и особенности включения. Хотелось бы узнать почему например тантал стоит в выходном фильтре а не в снубер цепочке, почему к татнатлам такое большое внимание нужно приделить (ESR, запас по напряжению, максимальный ток через тантал, почему от танталов хотят избавиться); электролитический кондер с какими параметрами должен быть в данном случае (токи утечки, напряжение, ????) чем лучше полимерный кондер, ну и т.д.
  11. Привет Всем. Возможен ли экспорт PCB из Protel 99SE в Hyperlinks ? Если да то как экспортировать.
  12. Мне необходимо рассчитать волновое сопротивление (Zo) проводника во внутреннем слое. Так как внутренних сигнальных слоев два и они не разделены между собой землей, и так же сигналы что в 1-ом внутреннем слое что во 2-ом внутреннем слое не дифференциальные, то выбираю модель для расчета Broadside-coupled stripline. (Модель показана на рисунке который прикреплен к вопросу "BC_strip.JPG"). Мне не понятно почему проводники разных слоев на модели смещены друг относительно друга на величину S. Хотелось бы узнать, что за параметр S, почему смещены проводники друг относительно друга. Исходя из модели, можно предположить, что проводники во внутренних слоях не должны идти друг под другом, если они не дифференциальные. Но это только предположение. Так же для меня не понятна модель Coated Coplanar line (модель показана на рисунке CC_line.JPG). Подскажите, пожалуйста, что по ней рассчитывают. (проводник в шине, или проводник окруженный земляным полигоном, или...).
  13. Попробуй отдельно создать lib файл с моделью, сгенерить на основе его символ. А в создаваемом проекте в опциях PSpice в кладке library добавь модель как локальную или глобальную. Если заработает, то дальше можешь игратся с подключением модели к общим библиотекам.
  14. Привет. У меня есть разводка JTAG программатора HiStar+ Только она в Orcade если нужно сделать гербера - без проблем. Пиши сделаю. Плату собрал - работает без проблем. HiStar_.zip
  15. Похоже что разводчик налажал - забыл снять маску с отверстия :)
×
×
  • Создать...