Перейти к содержанию
    

ncs5

Участник
  • Постов

    13
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Посетители профиля

801 просмотр профиля
  1. Еще один момент, о котором забыл упомянуть. Поведенческая модель сгенерена HDL кодером, рабочая для синтеза написана от руки (pipeline, multichannel, coefficient load, etc). Повторюсь, работают одинаково(как и Simulink модель), за исключением смещения уровня (обе смещают одинаково в минус уровень), в отличии от Simulink модели, у которой референс в нуле. Меня терзают смутные сомненья, - Simulink и сгенеренная HDL кодером, это творенья Mathworks, но работают по разному.
  2. Извиняюсь, не уточнил. На самом деле есть 2 модели - первая для быстрой оценки, ускорения верификации, там применен Real (Verilog), вторая - для синтеза, в ней используются Xilinx IP core Float Point, там честные IEE754 Double. Результаты работы у них одинаковые, как и написал выше.
  3. Создал в Simulink IIR filter (direct form II transposed). Сделал такую же поведенческую модель в Hdl. Рассчитал коэффициенты для одной полосы аудио параметрического эквалайзера (Gain, Fc, Q). Подаю на обе модели шум. Модель на Hdl считает в double. Сравниваю результат работы Hdl модели и Simulink модели, - ачх одинаковые, за исключением референсного уровня, в Simulink он 0 db, как и тестовый шум, a в Hdl модели он смещен примерно на минус 20 db. В чем может быть причина, чего я не понимаю?
  4. Актуально. Также разрабатываем схемотехнику и PCB, моделирование (Mentor Expedition, HyperLynx SI, Thermal). За деталями обращайтесь на почту.
  5. Разработка FPGA

    Разработка firmware FPGA - в последнее время Xilinx, а также Altera, Lattice. Софт - Xilinx (Vivado), Synopsys (Synplify, Identify), Mentor Graphics (QuestaSim). Разработка архитектуры, синтез, оптимизация по ресурсам - скорости, моделирование, аппаратная отладка, и т.д. Мультигигабитные линки (10G ethernet, PCIe, SRIO, JESD204B, DDR3) и т.д. Вкратце о последних работа х: Системы мониторинга 1G-10G Ethernet и STM-1/4/16. Система наведения объекта с обработкой видеосигнала (SDI, сжатие JPEG2000, масштабирование, доп.обработки "картинки"), передача по оптике (Fiber channel) на принимающую сторону. Программно-аппаратная платформа SDR. FPGA - DSP составляющая, взаимодействие между блоками системы - JESD204B, SRIO, 1G ethernet. Элементная база - FPGA Xilinx Kintex, DSP TI TMS320C6670. Готов ответить на все интересующие вопросы, если таковые возникнут. Email: [email protected]
  6. Предлагаем выполнение работ по FPGA тематике. Разработка микроархитектуры, логический и физический синтез, трассировка и размещение, временной анализ, аппаратная отладка FPGA. Моделирование, верификация дизайна. Опыт работы и отладки мультигигабитных линков – 10 Gbe, SRIO, JESD204, PCIe и т.д. Написание на заказ различных IP core (блоки обработки данных, интерфейсные модули и т.д.), "портирование" алгоритмов в FPGA базис и многое другое. Возможно выполнение сложных проектов. Все варианты и условия обсуждаемы. Email: [email protected]
  7. Удаленная работа

    Мы можем выполнить полный спектр проектирования электронных устройств - разработка схемотехники, трассировка печатных плат, программирование ПЛИС, программирование встроенных в ПЛИС процессоров, программирование ЦПОС процессоров и процессоров общего применения, а также различных микроконтроллеров, разработка и отладка математических алгоритмов, разработка отладочного и компьютерного программного обеспечения. Схемотехника, трассировка печатных плат (до 12 слоев), разработка "прошивок" FPGA (работали с XIlinx, Altera, Lattice), программирование процессоров (в основном Texas, включая последние "многоядерники" Keystone), разработка компьютерного софта, моделирование алгоритмов. Схемотехника, трассировка - используем Mentor Graphics Expedition, HyperLinx, IO designer. Моделирование скоростных цепей, мультигигабитные линки (10G ethernet, PCIe, SRIO, JESD204B, DDR3) и т.д. Разработка firmware FPGA - в основном Xilinx. Софт - Xilinx (Vivado), Synopsys (Synplify, Identify), Mentor Graphics (QuestaSim). Разработка архитектуры, синтез, оптимизация по ресурсам - скорости, моделирование, аппаратная отладка, (С/C++ - RTL). Программирование процессоров - Code composer Studio (C, C++). Разработка комп.софта - широкий спектр языков. Моделирование - Matlab. Email: [email protected]
  8. Разыскивается человек из Ярославля, досконально разбирающийся в вопросах обработки высококачественных аудиосигналов (интерполяция, децимация, фильтрация, конвертирование частоты дискретизации), также уверенно владеющий Matlab, С/C++. Контакты: [email protected]
  9. Если у Вас есть "фронт" работ, которые Вам не сделать своими силами, или по каким-то другим причинам, - то: Мы можем выполнить полный спектр проектирования электронных устройств - разработка схемотехники, трассировка печатных плат, программирование FPGA, программирование встроенных в FPGA процессоров, программирование DSP процессоров и процессоров общего применения, а также различных микроконтроллеров, разработка и отладка математических алгоритмов, разработка отладочного и компьютерного программного обеспечения. Готовы ответить на все интересующие вопросы по почте: [email protected]
  10. DSP,Matlab

    Требуется человек, имеющий опыт разработки алгоритмов модуляции-демодуляции сигналов. Пока необходима работа по АМ, ЧМ, ФМ и некоторым подобным видам модуляции. Подробности - Почта: [email protected]. Skype: sergey_p74.
  11. Требуется для выполнения разовой работы DSP программист (удаленная работа). Необходим опыт работы с TI TMS320C6670 или подобными и знание ЦОС (модуляция - демодуляция, АМ-ЧМ-ФМ и т.д.). В дальнейшем возможно постоянное сотрудничество. Подробности и условия - почта: [email protected]
×
×
  • Создать...