Перейти к содержанию
    

kilgor

Свой
  • Постов

    38
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о kilgor

  • Звание
    Участник
    Участник
  • День рождения 07.10.1974

Контакты

  • Сайт
    Array
  • ICQ
    Array
  1. Думаю, что регистр это когда много этих самых бит (FF/FD/LATCH)
  2. 1. Стараться использовать промежуточные регистры для частей функций (т.е. конвеезировать) 2. Использовать Simplify - он умеет сам делать этот самый конвеер для вашего кода. 3. Ну и конечно стараться объяснить ПО чего вы от него хотите
  3. имхо, 250МГц идут без модуляции. Думаю, что эта модуляция "убивается" на этапе формирования 250 из 100 со spread speс.
  4. Техас вроде как сделал (т.к. уже презентация была) PHY XIO1100 который поддерживается ядром из Альтеры, только получить про это информацию с Техаса не получается, а с Альтеры мне и не надо, :). Поэтому могу посоветовать филипсовский PX1012A - заточенный под Альтеру. Про аналогичный могу сказать что PX1011А с S-3 работает довольно внятно. Только даташити а тем более коры дают как минимум после заключения соглашения. И конечно остается платфонезависимое ядро типа от PLDA, а к нему любой физ. уровень.
  5. JTAG эмулятор по USB от Phiton

    Не хочет работать с процом запитанным извне. При подаче питания с кабеля (нога 1) все вроде бы живет. И еще, возможно ли профилирование при аппаратной отладке с софтом от Фитона и есть ли эта возможность у IARa? Спасибо.
  6. Pad peport указывает что "потерянные" сигналы попадают на соответсвующие пины?
  7. То что нормально проходят это уже хорошо, а что они пишут? Интересуют данные о числе приборов в цепочке и длине IR/DR. Если -i этого не делает, попробойте -g .
  8. ISE может сделать msc - стандартный для многих программаторов, и кстати он же используется и для программаторов Xilinx. От .bit он отличается отсутсвием заголовка с именем исходного файла, датой итп. Можно так же получить двоичный образ прошивки *.bin В фоундайшен из помнится был prom formater, он кажется тоже может делать mcs
  9. Имхо, если не пользуете ядро от Xilinx, то это не критично, но тот же SET IRDY/TRDY тоже вроде заводит на эти ноги. В доках ничего не встречалось чем эти выводы особенны. Кстати, если ядро открытое - посмотрите что в нем управляет этими сигналами.
  10. Как уже упоминалось, сбои в работе DCM, отражающиеся в сбросе LOCK могут быть вызваны проблемами с питанием (уровни, помехи). Уверены ли Вы в качестве входного сигнала (с точки зрения дрожания?) и работает ли нормально синтезатор в "пустой" микросхеме?
×
×
  • Создать...