DmitriyX 0 Posted April 7, 2005 · Report post Схема содержит АЦП AD9203. Я на него подаю входной дифференциальный сигнал, тактирую 6.25МГц. Диапазон входного дифференциального сигнала около 1В, что является допустимым для АЦП. А на выходе АЦП выдает какую-то бессмыслицу: каждый второй такт сигнал переполнения равен 1 (т.е. наличие переполнения). Причем какие только сигналы не подавал на этот АЦП, а переполнение всеравно идет через 1 такт. Когда нет переполнения, то есть какие-то информационные сигналы на выходе, но они тоже как-то очень периодично идут. Прилагаю схему подключения АЦП, может быть кто-нибудь беглым опытным взглядом подскажет, где я не правильно подключил. Сигналы ADC_OFS и FT - идут с ПЛИС, PWR_DWN идет с МК. Выходы IDATA[0]..[9] идут на ПЛИС, но я ее перевел в третье состояние, чтобы не влияла на выходы, хотя ничего по прежнему не изменилось. Спасибо заранее Quote Ответить с цитированием Share this post Link to post Share on other sites More sharing options...
SimonX 0 Posted April 8, 2005 · Report post Причин может быть много. Попробовайте подклучить ресистор 100k между PWRCON и GND или PWRCON привлечите на VDD прямо. Если ето не поддержает, порешим далее ... Quote Ответить с цитированием Share this post Link to post Share on other sites More sharing options...
BAA 0 Posted April 9, 2005 · Report post У меня была похожая проблема: на входе АЦП стоял повторитель на операционике и в случае когда ко входу ничего не было подключено на высокоимпедансный вход операционика наводилась всякая гадость и на выходе операционика было значение близкое к максимальному. Я поставил между входом и землей резисторы по 1МОм и все стало хорошо. Quote Ответить с цитированием Share this post Link to post Share on other sites More sharing options...
Zig 0 Posted May 6, 2005 · Report post как Вы обеспечиваете "подставку" VREF? из схемы видно что никак! а как вы делите постоянную составляющую от источника и пост. составляющую самого АЦП? опять же никак... Внимательнее читайте даташит. Подать дифф. сигнал на входы - это ещё не всё, входы нужно ещё и сместить в определённую сторону и позаботиться о том, чтобы это смещение не повлияло на источник сигнала. Quote Ответить с цитированием Share this post Link to post Share on other sites More sharing options...
_Vladimir_ 0 Posted May 15, 2005 · Report post Посмотрите внимательнее DataSheet, стр INTERNAL REFERENCE CONNECTION. Конфигурирование опорного. Если бегло, то Ваша схема далеко не полная. Входные сигналы и опорное не согласованы. Поэтому скорее всего работает "как антена". Quote Ответить с цитированием Share this post Link to post Share on other sites More sharing options...