Перейти к содержанию
    

Spartan-IIe + XCFxxS

ПЗУ подключена к ПЛИС по схеме из даташита, ПЛИС грузится в режиме 'master serial'.

Логика работы всего этого понятна, за исключением одного момента: если я буду использовать вывод ПЛИС "INIT_B" (он подключен к "OE/RESET" ПЗУ), не будет ли ПЗУ дёргать ножкой "DO" и тем самым мешать работе на линии "DI" ПЛИС?

Если сформулировать вопрос по другому: то использовал кто нибудь _одновременно_ ножки ПЛИС "INIT_B" и "DIN" как пользовательские, в режиме "master serial", нет ли здесь подводных камней?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Какая память у Вас стоит в роли slave'a (хранит конфигурацию)?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Если сформулировать вопрос по другому: то использовал кто нибудь _одновременно_ ножки ПЛИС "INIT_B" и "DIN" как пользовательские, в режиме "master serial", нет ли здесь подводных камней?

Не ломайте голову, ставьте простейшую микросхему в разрыв типа SN74CB3T3245 8-bit Bus Switch и заводите Done на OE этой микросхемы.

У нас года 3 назад случилась неприятная история с Virtex. На стенде все программировалось, а как включали в изделие - не шьется. Оказалось, что на одну ногу ПЛИС из серии "dual-purpose", но не из группы ног для режима "master serial", до подачи питания приходил импульсный сигнал и сбивал процесс программирования. Ситуация немного другая, а решение проблемы - похожее.

Изменено пользователем rloc

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Какая память у Вас стоит в роли slave'a (хранит конфигурацию)?
XCF01S

ставьте простейшую микросхему в разрыв типа SN74CB3T3245 8-bit Bus Switch и заводите Done на OE этой микросхемы
Интересная мысль, можно и поставить что-нибудь 3-стабильное, но это в крайнем случае.

 

И всё-таки: как оно будет себя вести при включении, описанном выше? Неужели никто не сталкивался?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

XCF01S

И всё-таки: как оно будет себя вести при включении, описанном выше? Неужели никто не сталкивался?

 

В описании есть такая фраза:

For a fully powered Platform Flash PROM, a reset occurs whenever OE/RESET is asserted

(Low) or CE is deasserted (High). The address counter is reset, CEO is driven High, and the

remaining outputs are placed in a high-impedance state.

 

На СЕ поступает Done=1, т.е. выполняется условие по "или" и XCF01S должна держать свои выходы в третьем состоянии, как и требуется.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...