Suicide 0 Friday at 12:17 PM Posted Friday at 12:17 PM · Report post Здравствуйте! Чирикаю ручкам JESD204B. Осилил энкодер сделать 8b10b, пока завис на этапе синхронизации, ILAS и т.д. В частности пытаюсь понять концепцию LMFC. В JESD204B Survival Guide написано что эта штука просто считает бесконечно до числа равного "Кол-ву октетов на фрейм Х На Кол-во фреймов в мультифрейме - 1.". Сигнал SYSREF ресетит все LMFC как в передатчике, так и в приёмнике, за счёт чего клоки во всей системе оказываются выровнены. Где я немного залип и зациклился, это в понимании как и где формируется Frame Clock, прямо в LMFC тупо счётчиком? Не могу найти временных диаграмм с пояснениями как в JESD204B клоки расфасованы и как LMFC работает. В гугле не забанили, имею JESD204B Survival Guide, стандарт JEDEC, почитанные но не совсем понятые. Отсюда и вопросы полезли. Помогите пожалуйста дураку кто чем сможет! Quote Share this post Link to post Share on other sites More sharing options...
warrior-2001 0 3 hours ago Posted 3 hours ago · Report post Могут помочь следующие документы: Implementing JESD204B SYSREF and Achieving Deterministic Latency With ADC32RF45. JESD204B Deterministic Latency Texas Instruments High Speed Data Converter Training. JESD204B Overview Texas Instruments High Speed Data Converter Training. JESD204B Physical Layer (PHY) Texas Instruments High Speed Data Converter Training. Understanding JESD204B Subclasses and Deterministic Latency. Ещё могу помочь мануалы от разработчиков IP Ядер. Если у вас Intel, то это: JESD204B Intel FPGA IP User Guide. JESD204B IP Hardware Checkout Report with AD9250. Quote Share this post Link to post Share on other sites More sharing options...