Jump to content

    
ViKo

Altium Designer для начинающих

Recommended Posts

Появилась у меня новая проблема. В схеме используется корпус 
LQFP. И у меня возникает ошибка , что зазор меньше положенного. В Rules я установил Clearance  0.4. И поставил игнорировать расстояние на площадках  микросхемы. Ошибка перестала отображаться , но до того момента пока не подвел к контакту дорожку.  Получается чтобы не было ошибки нужно менять в Rules  зазор 0.2. Но если в случае подключения к корпусу LQFP это терпимо то использование такого зазора в остальных местах платы недопустимо . Как мне сделать исключение именно в подключении к этой микросхеме? Может можно как то определённый участок проводника и контактной  площадки микросхемы  исключить из правил и сделать так как нужно?

54321.jpg

Edited by meganom

Share this post


Link to post
Share on other sites

Здравствуйте! При попытке создания новой библиотеки AD 19.1.2 стал генерировать сообщение Object reference not set to an instance of an object at... The specified Visual and this Visual do not share a common ancestor, so there is no valid transformation between the two Visuals. После чего программа повисает. В чем может быть дело?

Share this post


Link to post
Share on other sites
8 часов назад, meganom сказал:

исключить из правил и сделать так как нужно

Обычно микросхему помещают в комнату и для комнаты пишут правила такие как нужно. По выходе из комнаты будут действовать общие правила. На Ютюбе был даже ролик про это.

Share this post


Link to post
Share on other sites
2 часа назад, musa сказал:

Обычно микросхему помещают в комнату и для комнаты пишут правила такие как нужно. По выходе из комнаты будут действовать общие правила. На Ютюбе был даже ролик про это.

Да тут замкнутый круг получается. Допустим для сделал правила для микросхемы, к ней контачит все без проблем,  но дорожки  которые я от нее развожу уже конфликтуют между собой в самом начале пути, так как находятся очень близко друг от друга . Мне бы вообще участок схемы где я делаю отводы как то исключить из всех правил. Пока  я проводники не разведу на достаточное расстояние. Было бы хорошо если бы я выделил участок дорожки нажал что то типа исключить этот кусок из правил, но я так понял в AD такого нет , получается что есть общие правила для всех дорожек а не именно для выборочной.

Share this post


Link to post
Share on other sites
9 минут назад, meganom сказал:

Мне бы вообще участок схемы где я делаю отводы как то исключить из всех правил

У вас микросхема. Расстояние между всеми выводами одинаковое. Значит и ширина проводников и зазоры будут одинаковыми. Тоесть нет необходимости писать отдельные правила для каждой цепи. Поэтому создаете комнату и в комнате единые правила для всех проводников идущих от микросхемы.

Share this post


Link to post
Share on other sites
13 hours ago, meganom said:

Clearance  0.4

сомневаюсь, что с таким зазором плату вообще возможно развести.

13 hours ago, meganom said:

Получается чтобы не было ошибки нужно менять в Rules  зазор 0.2. Но если в случае подключения к корпусу LQFP это терпимо то использование такого зазора в остальных местах платы недопустимо

Кто это решил? Сейчас на производствах минимальные зазоры более, чем 0.15 не существуют

Share this post


Link to post
Share on other sites
1 час назад, peshkoff сказал:

минимальные зазоры более, чем 0.15 не существуют

Ну не скажите. Если допустим у микросхемы шаг выводов 0.4 то 0.2х0.2мм как раз. Да и напряжения на плате бывают разные. Ну и потом если плата позволяет делать проводники 0.5 и зазоры 0.5 зачем мне делать их меньше.

Share this post


Link to post
Share on other sites

Только сейчас заметил такой момент. При работе с платой если я к компоненту подвел дорожку  , и затем двинул компонент то дорожка  к нему не привязана. Я думал что в редакторе платы так же как и в редакторе схем когда я тяну компонент за ним тянутся и дорожки и только когда зажал ctrl то связь теряется. А тут сразу только тронул компонент и связи потерялись. Это у меня такие настройки AD или это особенности программы. Как то это мне не очень удобно, поправил положение микросхемы и нужно опять дорожки все перемещать.  

ad23456.jpg

Edited by meganom

Share this post


Link to post
Share on other sites
4 часа назад, meganom сказал:

поправил положение микросхемы и нужно опять дорожки все перемещать.  

Есть галочка в насторйках "Component Reroute" которая восстановит соединения. Если проводники тянутся за выводами их всеравно нужно править. Не очень это и удобно

Share this post


Link to post
Share on other sites

Что то не взлетело у меня с созданием комнат . Хотел создать на печатной плате локальную  комнату (не в схеме а именно только на плате)  для микросхемы LQFP чтоб внутри нее действовали свои правила. В итоге комнату создал, правила для этой комнаты назначил. И толку ноль, никакой реакции, как ругалось на общие правила так и ругается, как была ошибка что зазор меньше 0.4 так и ругается, хотя в правиле для этой комнаты установлено 0.2. Толи я не пойму что делать, толи глюк AD. Посмотрел видео урок , там все легко  и просто , обвел микросхемку , создал комнату и правила для нее. Но что то пошло не так, не получилось подключится к корпусу LQFP.

ad224.jpg

ad221.jpg

Edited by meganom

Share this post


Link to post
Share on other sites
1 час назад, EvgenWL сказал:

Судя по первому скрину, нужно у правила для комнаты Clearance_LQFP повысить приоритет, переместив его выше правила Clearance

Точно, оно! Поменял приоритет на высший и оно заработало. Спасибо вам. Сколько тонкостей, капец, пока во все вникнешь. 

Share this post


Link to post
Share on other sites
23 часа назад, peshkoff сказал:

Кто это решил? Сейчас на производствах минимальные зазоры более, чем 0.15 не существуют

Тот же Резонит для зазора 0,15 мм т меди 35 мкм применяет коэффициент 1,5

Share this post


Link to post
Share on other sites

Очередной не понятый момент с "комнатой" , она вроде была создана для Top Layer. Но при попытке провести дорожку по Bottom Layer,  дорожка  попадая в зону действия комнаты переключается на её правила. Для " комнаты" нет понятия слои и она действует на весь выделенный участок платы? Почему так получается? 

ad321.jpg

ad321.jpg

Edited by meganom

Share this post


Link to post
Share on other sites

Join the conversation

You can post now and register later. If you have an account, sign in now to post with your account.

Guest
Reply to this topic...

×   Pasted as rich text.   Paste as plain text instead

  Only 75 emoji are allowed.

×   Your link has been automatically embedded.   Display as a link instead

×   Your previous content has been restored.   Clear editor

×   You cannot paste images directly. Upload or insert images from URL.