_sda 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Коллеги, скрипт pin_assignments.tcl раскидал ножки как на скриншоте. На мой взгляд очень расточительно задействовать в банке 4B всего три порта. Могу ли я без граблей эти три сигнала перенести на банк 4C с тем, чтобы банк 4B использовать по своему усмотрению? Или то что сделал скрипт лучше не изменять от греха? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба попробовать и посмотреть, что получится. Если что - вернуть назад... Ну и при разводке платы - может оказаться, что желательно какие-нибудь выводы FPGA поменять местами. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба 1 час назад, Yuri124 сказал: попробовать и посмотреть, что получится. Если что - вернуть назад... Ну и при разводке платы - может оказаться, что желательно какие-нибудь выводы FPGA поменять местами. Хм, а как же пробовать если плата ещё разводится? И как вернуть назад? Плату переразводить? Вы серьёзно? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба п1. До разводки платы - переназначить пины - скомпилировать проект - все ок? п2. Во время разводки - возникла просьба от разводчиков - перейти на п1. Как-то так... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Ну это классика, и не вызывает никаких вопросов в обычной практике. Но для меня DDR3 не обычная практика, опыта нет. Поэтому и хотелось услышать компетентный ответ от тех кто уже оседлал эту лошадку на вопрос Или то что сделал скрипт лучше не изменять от греха? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iglaz3 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Если был использован HMC лучше оставить как есть Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Аргументы можно услышать? Интересно же... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iglaz3 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Quote The path between the hard PHY and the I/O register blocks can be bypassed, but not reconfigured—in other words, if you use the hard PHY datapath, the pins to which it connects are predefined and specified by the device pin table. Как то так Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 22 апреля, 2019 Опубликовано 22 апреля, 2019 · Жалоба Спасибо! Похоже тема закрыта. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться