Перейти к содержанию
    

Интересно, с учетом, что уже новый год на носу - будет 18.4 или сразу 19.1 запилят?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

20 hours ago, alexadmin said:

Интересно, с учетом, что уже новый год на носу - будет 18.4 или сразу 19.1 запилят?

По роадмапу - сразу 2019.1, где-то в апреле-мае. И 2019.2 в сентябре-октябре. Переходят на два релиза в год.

 

Выложили видео с кратким описанием изменений: https://www.youtube.com/watch?v=dpt9jQBSYgA

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

7 minutes ago, rloc said:

 

Ну ошиблись с буковкой, с кем не бывает :) Качает 62,66 мегабайт.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Приветствую!

 

Тестирую новинку на старом проекте.  Бросилось в глаза новый таск при P&R

...

Starting Netlist Obfuscation Task

...

Интересно будет глянуть что они там obfuscatили ?

Удачи! Rob.

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Приветствую!

Увы - неожидаемого чуда не случилось - v2018.3 фигня :sad:  Также медленно  работает.

Да к тому же в используемом мной PCIe XDMA так и не починили проблемы с таймингом для режима Gen3 x8. После синтеза внутри XDMA видны 11!!! уровней логики с fanout>100 (при тактовой 250 MHz) и никакой оптимизацией при P&R это не лечится :(. А заниматься патчингом нетлиста после синтеза  лень.  

 

Удачи1 Rob.

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

On 12/15/2018 at 6:05 PM, RobFPGA said:

Приветствую!

Увы - неожидаемого чуда не случилось - v2018.3 фигня :sad:  Также медленно  работает.

Да к тому же в используемом мной PCIe XDMA так и не починили проблемы с таймингом для режима Gen3 x8. После синтеза внутри XDMA видны 11!!! уровней логики с fanout>100 (при тактовой 250 MHz) и никакой оптимизацией при P&R это не лечится :(. А заниматься патчингом нетлиста после синтеза  лень.  

 

Удачи1 Rob.

 

А Block Design Вы не пробовали? А то у меня старый проект сломался после апдейта IP модулей. Попробывал сделать новый простой проект с Microblaze, GPIO и UART Lite,  вывлезает куча ошибок. Решил просто окатится назад

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Приветствую!

12 hours ago, alxkon said:

А Block Design Вы не пробовали? А то у меня старый проект сломался после апдейта IP модулей. Попробывал сделать новый простой проект с Microblaze, GPIO и UART Lite,  вывлезает куча ошибок. Решил просто окатится назад

Дизайны BD из  17.4 и 18.2  конвертировались без проблем. Но  у меня там не было блоков SOC  c MicroBlaze. 

Удачи! Rob.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Обновил на пробу проект для цинка (кинтекс) с 2018.2 на новую. Проблем особых при конвертации не было. Заметная разница только в фифохах - изменили настройки - можно выбирать ручками как реализовывать - LUT или BRAM (может быть и URAM где есть), убрали ресеты по выходным тактам для асинхронных и добавили отключаемые счетчики, отображает итоговый размер. Так что пройтись по всем фифохам после обновления BD не помешает. Результаты разводки сравнить не получилось - фифохи поставил на автовыбор ресурса, а в результате расклад другой по BRAM и часть перешла в LUTRAM со всеми вытекающими. Время имплемента оказалось меньше минут на 15 с 1.5 часов на старой, а синтез практически не ускорился. Не смотря на отсутствие упоминания в списке обновлений, HLS все же изменился и заметно - из плюсов качество синтеза ядер улучшилось (меньше LUT, FF, времена и латентность), а из минусов теперь обязательно приходится писать прагмы по ресурсам, которые в 2018.2 были типа как само собой разумеющееся, иначе на выходе синтезатора полный неадекват.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Простой проект на Zynq7007S, собирается и работает, но фиттер сыпет сотнями предупреждений вида: 

[Designutils 20-3303] unexpected site type 'IOPAD' in HDPYFinalizeIO

В 2018.2 всё нормально.

 

Радует, что починили SDK, теперь нормально работает без постоянных падений.

 

Ещё поражает тормознутость и вообще какая-то монструозность вивады, не всегда срабатывают клики мышкой на панели I/O Ports, любит крашится раз-другой за день без каких-либо сообщений, и это при работе с простым проектом начального уровня!

Неужели ей 16 гигабайт памяти и 8 ядерного процессора мало?

Или просто немеряно индусского тормозного говнокода без какой-либо оптимизации?

 

Ещё странный какой-то Constraints Wizard - упорно не даёт возможности создать необходимый Generated Clock, создал ручками через Edit Timings Constraints, после чего на вкладке Set Output Delays всё равно не даёт выбрать этот клок, как будто его и нету вовсе.

 

Понравился встроенный текстовый редактор с работающей в реальном времени проверкой синтаксиса, но вот Code Completion упорно не работает, хотя включен в настройках :(

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...