Перейти к содержанию

    

Приём LVDS с динамической подстройкой фазы

Приветствую уважаемые посетители форума !

Возникло некоторое непонимание как на Altera реализовать приём данных по LVDS с динамической подстройкой фазы, т.е чтобы данные считывались по центру битового периода(sample window), а не в зоне джиттера.

Думаю тут будет уместна эта картинка для наглядности:

image.png

К сожалению, Cyclone V, который на моей макетной плате, не содержит блоков DPA (dynamic phase alignment), а в альтеровских application notes я не увидел алгоритмов реализации(может плохо смотрел или не туда), поэтому смотрел как это реализовано у Xilinx(XAPP460, XAPP861, XAPP224), но неужели у альтеры нет ничего похожего ?

Данные принимаю при помощи мега функции ALTLVDS_RX с калибровкой по тестовым паттернам.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Есть мысли применить динамический сдвиг фазы (DPS), вот только неясно как определить границы бита.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Посмотрите реализацию Дмитрия Смехова aka dsmv

https://electronix.ru/forum/index.php?showt...=119622&hl=

https://github.com/dsmv/fpga_components/tre...cm_phase_v8/rtl

 

Комменты гитхаб зажевал, выкладываю расшифровку.

------------------------------------------------------------------------------

--

-- Description : Узел автоподстройки фазы тактовой частоты

--

-- Сигнал входной тактовой частоты поступает на триггер во входном буфере.

-- Выходной сигнал DCM сдвигается до тех пор, пока фаза сигнала не попадёт

-- в область нестабильного защёлкивания сигнала входной тактовой частоты.

-- Автомат подсчитывает число 1 и 0 на интервале 1024 такта, и принимает

-- решение о сдвиге фазы. При достижении максимального или минимального

-- значения сдвига производится инверсия сигнала поступающего на DCM,

-- сброс DCM и автомата управления в начальное состояние.

--

-- Узел включает в себя автомат определения изменения тактовой частоты.

-- При изменении входной тактовой частоты происходит сброс DCM и

-- начинается новый цикл подстройки фазы

--

-- Тактовая частота clk используется для определения изменения тактовой

-- частоты. На входе clk частота должна быть всегда

--

-------------------------------------------------------------------------------

--

-- Version 1.0 17.03.2014 Dmitry Smekhov

-- Создан из ctrl_dcm_phase_v6 v1.5

--

--

-------------------------------------------------------------------------------

 

Есть подозрение, что подойдет на Альтеру без переделок вообще, порт DPS у нее вроде бы один в один.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Спасибо огромное. Сейчас любая подсказка очень нужна. Свои мысли как-то в голову не приходят. Завтра с утра на свежую голову проанализирую.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Посмотрите еще вот здесь, совсем недавно было и как раз в тему:

https://marsohod.org/projects/proekty-dlya-...d3/347-fpga-tdc

https://marsohod.org/11-blog/348-fpga-tdc2

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты
Посмотрите еще вот здесь, совсем недавно было и как раз в тему:

https://marsohod.org/projects/proekty-dlya-...d3/347-fpga-tdc

https://marsohod.org/11-blog/348-fpga-tdc2

Спасибо, я вот натолкнувшись на эту статью и подумал что DPS мог бы помочь в моей задаче. Надо продумать алгоритм. Крутиться мысль одна, но пока она ещё мало покрутилась. Как докрутиться озвучу её :wacko:

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Динамический сдвиг фазы клока PLL конечно поможет, но при условии что все линии выровнены. Алгоритм калибровки описан в доках Xilinx, но для Cyclone V он неприменим. Там идет калибровка каждой линии, для установки клока в центр бита используются блоки IDELAY.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты
Динамический сдвиг фазы клока PLL конечно поможет, но при условии что все линии выровнены. Алгоритм калибровки описан в доках Xilinx, но для Cyclone V он неприменим. Там идет калибровка каждой линии, для установки клока в центр бита используются блоки IDELAY.

В этом то и проблема, что алгоритмы Xilinx не применить к Altera. А в Altera application notes я не нашёл как реализовать постройку фазы. С выравниванием линий проблема. Они кривые все изначально, стандарт на DVI это допускает.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Что-то подобное должно быть, но для Arria либо Stratix.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты
Что-то подобное должно быть, но для Arria либо Stratix.

Да что-то подобное есть, реализуемое на блоках DPA(Dynamic Phase Alignment), которые есть только в Arria либо Stratix.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Итак, мысль в голове докрутилась до следующего алгоритма:

Для динамической подстройки фазы думаю применять DPS(dynamic phase shift).

В соответствии с протоколом DVI после каждой отрисованной линии(строки на экране) следует тестовая последовательность длинной 128 символов.

 

Изначально сдвиг фазы равен 0.

В течении всей длительности строки анализируем данные с выхода ALTLVDS_RX (по сути обычного дессерилайзера).

Если по истечению периода строки тестовая последовательность не обнаружена, значит возможно 2 варианта почему так произошло:

1. Захватываем данные в неправильной части окна (читай в зоне джиттера).

2. Неправильно принимаем последовательность, т.е необходимо выравнивание принимаемого слова.

Поэтому после того, как тестовая последовательность не обнаружена,производим сдвиг фазы.

И снова анализируем принимаемые данные, и двигаем фазу...

 

Если после того, как сдвигами фаз был достигнут сдвиг на целый период, но тестовая последовательность так и не найдена, значит проблема не в фазе, а в неправильном приёме тестовой последовательности. Поэтому портом RX_DATA_ALIGN модуля ALTLVDS_RX сдвигаем приём данных на 1 бит, т.е. делаем BIT_SLIP.

И снова начинаем анализировать принимаемые данные и двигать фазу, и сдвигать прием данных, если тестовая последовательность не найдена.

 

Таким образом достигаем того, что на определённом промежутке сдвига фаз мы всегда находим тестовую последовательность. Далее остаётся просто выставить сдвиг фазы по центру этого промежутка. Ну и потом можно калиброваться уже одновременно с выводом данных. Сейчас пишу автомат, который всё это реализует.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Итак, в процессе разработки DPA возник очень важный для меня вопрос.

Можно ли применять в качестве тактового сигнала, сигнал, не имеющий форму меандра, но полученный на PLL.

Eго вид примерно такой:

________/TTTT\___________________________________/TTTT\___________________________________/TTTT\___________________________________

Изменено пользователем Flip-fl0p

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты
...

Поэтому после того, как тестовая последовательность не обнаружена,производим сдвиг фазы.

И снова анализируем принимаемые данные, и двигаем фазу...

...

Делаю связку двух плат (max10-lite).

Есть кодированная последовательность 8b10b передаваемая по lvds_tx. На приемной стороне связка из lvds_rx и декодера 8b10b.

Передаю в начале К28.5 и пытаюсь подстроиться по ней.

Если работа происходит в пределах одной плис, или между двумя, но при наличии тактового сигнала с выхода lvds_tx - то все работает корректно.

Когда разрываю тактовый сигнал с выходящей плис - синхронизация имеет неустойчивый характер.

И есть внутренняя уверенность в том, что lvds без передачи и приема сигнала тактирования - пустая трата сил.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

не тратьте времени.

нормально (робастно) принять TMDS (что из HDMI, что из DVI-D) на cyclone (не важно какой серии) не получится. ну либо получится, но с эффектом "мигалки" типа работает 1 раз из 9.

 

для приема нужны трансиверы. без вариантов.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты
Делаю связку двух плат (max10-lite).

Есть кодированная последовательность 8b10b передаваемая по lvds_tx. На приемной стороне связка из lvds_rx и декодера 8b10b.

Передаю в начале К28.5 и пытаюсь подстроиться по ней.

Если работа происходит в пределах одной плис, или между двумя, но при наличии тактового сигнала с выхода lvds_tx - то все работает корректно.

Когда разрываю тактовый сигнал с выходящей плис - синхронизация имеет неустойчивый характер.

И есть внутренняя уверенность в том, что lvds без передачи и приема сигнала тактирования - пустая трата сил.

Сигнал тактирования есть. В DVI есть 4 диф. линии, одна из которых синхросигнал. Я его принимаю, от него запускаю PLL и получаю восстановленный синхросигнал и 10x, для дессерилизации 8b10b.

 

не тратьте времени.

нормально (робастно) принять TMDS (что из HDMI, что из DVI-D) на cyclone (не важно какой серии) не получится. ну либо получится, но с эффектом "мигалки" типа работает 1 раз из 9.

 

для приема нужны трансиверы. без вариантов.

Есть мысль отказаться от всей затеи принимать TMDS напрямую в cyclone, и применить внешние приёмники. Это было бы самым простым вариантом, я бы сказал даже самым правильным.

Есть мысль просто задать необходимые сдвиги фаз, так сказать угадать их, и получить тестовый рабочий проект. Не думаю что от температурного дрейфа sample window (глаз) уплывет сильно. Тем более частоты приёма не очень и большие. Но это действительно будет мигалка. С одним кабелем работает, с другим кабелем работать не будет.

У Xilinx (xapp460) фактически так-же как у меня происходит подстройка. Единственное принципиальное отличие, что они каналы могут одновременно подстраивать, а в altera придется поочередно подстраивать каналы, т.к PLL не умеет одновременно двигать несколько фаз.

Изменено пользователем Flip-fl0p

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Для публикации сообщений создайте учётную запись или авторизуйтесь

Вы должны быть пользователем, чтобы оставить комментарий

Создать учетную запись

Зарегистрируйте новую учётную запись в нашем сообществе. Это очень просто!

Регистрация нового пользователя

Войти

Уже есть аккаунт? Войти в систему.

Войти
Авторизация