Genniak 0 16 апреля, 2013 Опубликовано 16 апреля, 2013 · Жалоба имеется девайс EP3C16, не могу найти информацию по пропускной способности LVTTL/LVCMOS 3.0/3.3, если по дифференциальным интерфейсам проблема достаточно подробно описана, то по ттл и кмоп ни в хэндбуке ни в AN447 информации мне так найти и не удалось, как то квартус ругался на LVCMOS мол как clk больше 64 МГц не тянет. К чему я это все? просто хочу дак приделать 8 битный параллельной загрузки на 125мспс с входным интерфейсом LVCMOS. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
des00 25 16 апреля, 2013 Опубликовано 16 апреля, 2013 · Жалоба LVTTL поставьте Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Genniak 0 19 апреля, 2013 Опубликовано 19 апреля, 2013 · Жалоба А чем грозит использование LVDS как на Rx так и на Tx при питании банка I/O напряжением 3.3в ? просто мне плата не позволяет запитку сделать 2.5в, есть еще вариант дорожки резать но это уже не то. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
wolfman 0 19 апреля, 2013 Опубликовано 19 апреля, 2013 · Жалоба А чем грозит использование LVDS как на Rx так и на Tx при питании банка I/O напряжением 3.3в ? просто мне плата не позволяет запитку сделать 2.5в, есть еще вариант дорожки резать но это уже не то. Так у вас LVDS или LVCMOS? LVCMOS как сказал des00, замените на LVTTL, данный варнинг уйдет. У меня так же варниг дает, но работает на 100МГц нормально. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Genniak 0 20 апреля, 2013 Опубликовано 20 апреля, 2013 · Жалоба Так у вас LVDS или LVCMOS? LVCMOS как сказал des00, замените на LVTTL, данный варнинг уйдет. У меня так же варниг дает, но работает на 100МГц нормально. С LVCMOS я уже разобрался, мне надо конкретно теперь знать про использование LVDS при 3.3В Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться